Bài giảng : Mạch tuần tự Flip Flop và ghi dịch part 6

Chia sẻ: Awtaf Csdhhs | Ngày: | Loại File: PDF | Số trang:10

0
115
lượt xem
30
download

Bài giảng : Mạch tuần tự Flip Flop và ghi dịch part 6

Mô tả tài liệu
  Download Vui lòng tải xuống để xem tài liệu đầy đủ

5.5 Flip Flop và chốt CMOS 1. Khảo sát một số IC Flip Flop và một số chốt CMOS  74HC/HCT 533, 563: tám chốt trong suốt đảo ra 3 trạng thái (Octal intering transparent latch 3- state output)  74HC/HCT 533, 563 là 8 chốt tốc độ cao chế tạo theo công nghệ CMOS cổng silicium, có công suất tiêu tán thấp và có thể thúc 15 tải TTL-LS. Khi ngõ cho phép chốt (latch enable) LE ở cao dữ liệu vào ở D đến mạch ra, nếu ngõ cho phép ra (output enable) OE ở thấp dữ liệu sẽ ra...

Chủ đề:
Lưu

Nội dung Text: Bài giảng : Mạch tuần tự Flip Flop và ghi dịch part 6

  1. 5.5 Flip Flop và chốt CMOS 1. Khảo sát một số IC Flip Flop và một số chốt CMOS  74HC/HCT 533, 563: tám chốt trong suốt đảo ra 3 trạng thái (Octal intering transparent latch 3- state output)  74HC/HCT 533, 563 là 8 chốt tốc độ cao chế tạo theo công nghệ CMOS cổng silicium, có công suất tiêu tán thấp và có thể thúc 15 tải TTL-LS. Khi ngõ cho phép chốt (latch enable) LE ở cao dữ liệu vào ở D đến mạch ra, nếu ngõ cho phép ra (output enable) OE ở thấp dữ liệu sẽ ra ở Q nhưng đảo lại (Q=D). Khi OE ở cao ngõ ra ở trạng thái trở kháng cao. Khi ngõ LE ở thấp dữ liệu D ngay trước đó được chốt vào xem bảng sự thật.
  2. 5.5 Flip Flop và chốt CMOS 1. Khảo sát một số IC Flip Flop và một số chốt CMOS Sơ đồ chân và bảng chân thật của 74HC/HCT563 L= mức thấp, H= mức cao, l= mức thấp trong 1 thời gian thiết lập trước chuyển tiếp cao xuống thấp của LE, h= mức cao trong 1 thời gian thiếp lập trước chuyển tiếp cao xuống thấp của LE, x= mức cao hoặc thấp, Z= trạng thái Z cao. OE 20 Vcc Q0 0D 19 Q1 3 1D 18 Q2 2D 4 17 Q3 3D 5 16 Q4 4D 6 15 Q5 5D 7 14 8 Q6 6D 13 Q7 9 12 7D IE 10 11 GND
  3. 5.5 Flip Flop và chốt CMOS 1. Khảo sát một số IC Flip Flop và một số chốt CMOS Sơ đồ của 1 chốt của 74CH/HCT563
  4. 5.5 Flip Flop và chốt CMOS 1. Khảo sát một số IC Flip Flop và một số chốt CMOS Sơ đồ của 1 chốt của 74CH/HCT173
  5. 5.5 Flip Flop và chốt CMOS Sau đây là một số Flip Flop D khác:
  6. 5.6 ỨNG DỤNG CỦA FLIP FLOP VÀ CHỐT 1. Mạch chia đôi tần sô (flip flop T): T J S Q CK CK Q Q 0 K T=1 1 CK 0 1 Q 0 Flip flop JK mắc như flip flop T để thực hiện sự chia đôi tần số CK
  7. 5.6 ỨNG DỤNG CỦA FLIP FLOP VÀ CHỐT 1. Mạch báo động khi tia sáng bị cắt
  8. 5.6 ỨNG DỤNG CỦA FLIP FLOP VÀ CHỐT 1. Mạch đóng và tắt tín hiệu đồng hồ có chống dội Hình: Mạch đóng và tắt tính hiệu đồng hồ có chống dội
  9. Hình: Mạch cho số nguyên xung đồng hồ ở ngõ ra.
  10. 5.6 ỨNG DỤNG CỦA FLIP FLOP VÀ CHỐT 1. Mạch phát hiện tuần tự của các dữ liệu:

CÓ THỂ BẠN MUỐN DOWNLOAD

Đồng bộ tài khoản