Sử dụng FPGA
-
Bài viết đề xuất một phương pháp khống chế và kiểm tra khả năng hoạt động của các chân chip FPGA khi đang hoạt động trong hệ thống điện điện tử dựa trên tiêu chuẩn IEEE 1149.1. Phương pháp sử dụng phần cứng XJLink thông qua nhân IP theo kết cấu quét biên tiêu chuẩn IEEE 1149.1 tích hợp bên trong FPGA thực hiện khống chế và gài lỗi trên một số chân của chip để kiểm tra tính năng của các chân đó mà không cần thực hiện các tác động vật lý hay phải tháo dỡ FPGA ra khỏi bo mạch.
9p gaupanda059 07-11-2024 11 2 Download
-
Bài viết này phân tích những ưu điểm và hạn chế của các kit FPGA đã dùng sử dụng phương pháp phân tích và thực nghiệm để đề xuất thiết kế một bộ kit FPGA mới. Kit mới được thiết kế với nhiều ngoại vi phù hợp với thời lượng môn học, các ngoại vi được thiết kế độc lập, các mạch điện giao tiếp chọn đúng mức logic, các linh kiện dùng để thiết kế kit đảm bảo độ bền, chắc chắn, dễ dàng thay thế và nâng cấp.
10p viling 11-10-2024 7 1 Download
-
Bài viết trình bày thiết kế một hệ thống thực thi thuật toán băm bảo mật SHA-256 và đánh giá các thông số tài nguyên sử dụng, công suất hoạt động trên nền tảng phần cứng ZynQ-702. Chức năng của thuật toán được kiểm chứng thông qua mô phỏng dạng sóng sử dụng phần mềm Xilinx Vivado 2019.1.
13p viling 11-10-2024 6 0 Download
-
Bài viết "Tối ưu khối AGC trong máy thu SDR sử dụng phương pháp tách biên độ đỉnh thiết kế trên nền tảng FPGA" đề xuất một thiết kế phần cứng khối tự động điều chỉnh hệ số khuếch đại AGC (Automatic Gain Control) cho máy thu SDR thực thi trên nền tảng phần cứng FPGA. Khối AGC của chúng tôi sử dụng phương pháp tách biên độ đỉnh để xác định mức tín hiệu tối ưu nhằm đơn giản hóa khối lượng tính toán, tiết kiệm tài nguyên và tương thích với nhiều dạng tín hiệu.
6p phocuuvan0201 02-02-2024 19 3 Download
-
Bài viết "Nghiên cứu tính ổn định của tham số trích xuất từ RO – PUF triển khai trên FPGA" tập trung vào nghiên cứu tính ổn định của thiết kế khối RO – PUF trên nền tảng phần cứng khả trình (FPGA), đặc biệt là ảnh hưởng của các yếu tố bên ngoài tới các tham số trích xuất. Nhóm nghiên cứu sử dụng sử dụng mô hình thống kê và khoảng cách Kullback-Leibler để xác định được tính ổn định của trích xuất tần số và chuỗi ID cho số lượng lớn các mẫu đo trên các vi mạch vật lý khác nhau.
5p phocuuvan0201 02-02-2024 13 2 Download
-
Mục tiêu nghiên cứu của luận án "Nghiên cứu phát triển chip cho hệ điều khiển tựa từ thông rotor động cơ xoay chiều ba pha trên nền tảng FPGA" nhằm thiết kế chip điều khiển mạch vòng dòng điện cho động cơ xoay chiều ba pha; phát triển thiết kế phần cứng/ phần mềm của thuật toán điều khiển dựa trên nền tảng FPGA; thiết kế cấu trúc điều khiển bền vững cho động cơ xoay chiều ba pha sử dụng thuật toán kháng nhiễu.
165p gaupanda012 03-02-2024 15 7 Download
-
Mục tiêu của luận án "Nghiên cứu phát triển chip cho hệ điều khiển tựa từ thông rotor động cơ xoay chiều ba pha trên nền tảng FPGA" nhằm thiết kế chip điều khiển mạch vòng dòng điện cho động cơ xoay chiều ba pha; phát triển thiết kế phần cứng/ phần mềm của thuật toán điều khiển dựa trên nền tảng FPGA; thiết kế cấu trúc điều khiển bền vững cho động cơ xoay chiều ba pha sử dụng thuật toán kháng nhiễu.
27p gaupanda012 03-02-2024 14 5 Download
-
Mục tiêu nghiên cứu của đề tài "Thiết kế hệ thống điều khiển tín hiệu đèn giao thông sử dụng FPGA" nhằm xây dựng mô hình hệ thống điều khiển đèn giao thông tại giao lộ 4 nhánh trong vòng 24 giờ và giảm thiểu thời gian chờ của người tham gia giao thông, mô hình hệ thống điều khiển đèn giao thông này sử dụng FPGA.
51p boghoado07 19-01-2024 18 8 Download
-
Mục tiêu nghiên cứu của đề tài "Ứng dụng thuật toán bộ lọc Kalman mở rộng trong điều khiển tốc độ động cơ đồng bộ nam châm vĩnh cửu không sử dụng cảm biến bằng công nghệ FPGA" nhằm tập trung nghiên cứu thành công giải thuật điều khiển động cơ không sử dụng cảm biến. Nghiên cứu và viết toàn bộ các mã điều khiển bằng ngôn ngữ mô tả phần cứng (VHDL). Mời các bạn cùng tham khảo!
88p boghoado03 02-01-2024 18 5 Download
-
Tóm tắt Luận án Tiến sĩ Kỹ thuật "Nghiên cứu phát triển chip cho hệ điều khiển tựa từ thông rotor động cơ xoay chiều ba pha trên nền tảng FPGA" được nghiên cứu với mục tiêu: Thiết kế chip điều khiển mạch vòng dòng điện cho động cơ xoay chiều ba pha; Thiết kế cấu trúc điều khiển bền vững cho động cơ xoay chiều ba pha sử dụng thuật toán kháng nhiễu.
27p vijeff 01-12-2023 12 4 Download
-
Luận án Tiến sĩ Kỹ thuật "Nghiên cứu phát triển chip cho hệ điều khiển tựa từ thông rotor động cơ xoay chiều ba pha trên nền tảng FPGA" trình bày các nội dung chính sau: Phát triển thiết kế phần cứng / phần mềm các thuật toán điều khiển FOC dựa trên nền tảng FPGA; Thiết kế chip điều khiển mạch vòng dòng điện FOC cho động cơ xoay chiều ba pha dựa trên FPGA; Thiết kế cấu trúc điều khiển bền vững cho động cơ đồng bộ nam châm vĩnh cửu sử dụng thuật toán điều khiển kháng nhiễu.
165p vijeff 01-12-2023 14 6 Download
-
Phần 1 cuốn giáo trình "Thực hành thiết kế vi mạch số với VHDL" trình bày các nội dung: Dấu hình kit FPGA; hướng dẫn sử dụng phần mềm lập trình; thiết kế mạch tổ hợp; thiết kế mạch tuần tự 1 - giao tiếp nút nhấn, switch, led đơn. Mời các bạn cùng tham khảo nội dung chi tiết.
182p besfriend01 02-04-2023 25 9 Download
-
Mục tiêu nghiên cứu của luận án "Giải pháp chuyển đổi dấu phẩy tĩnh và hiệu chỉnh sai lệch trong TI-ADC cho khối thu băng rộng" là đề xuất và thực hiện phương pháp hiệu chỉnh đồng thời lệch hệ số khuếch đại và lệch thời gian lấy mẫu của TI-ADC sử dụng nguyên tắc lọc thích nghi loại bỏ nhiễu (ANC); Đề xuất và thực hiện cải tiến chuyển đổi dữ liệu dấu phẩy động sang dữ liệu dấu phẩy tĩnh (FFC) dựa trên cơ sở thực hiện nhóm tín hiệu cho các thuật toán DSP để có thể triển khai trên phần cứng FPGA, ASIC.
27p kimphuong555 08-04-2023 11 5 Download
-
Bài viết Xây dựng thuật toán xử lý tín hiệu băng tần cơ sở ứng dụng cho ra đa phát hiện thiết bị bay không người lái trình bày việc xây dựng thuật toán xử lý tín hiệu băng tần cơ sở ứng dụng cho ra đa phát hiện thiết bị bay không người lái (UAV) bằng việc sử dụng tín hiệu điều tần tuyến tính liên tục (FMCW).
8p visybill 22-03-2023 12 4 Download
-
Bài viết Về một giải pháp triển khai máy tính nhúng sử dụng hệ điều hành Linux trên nền tảng phần cứng ZYNQ trình bày một số kết quả nghiên cứu về việc triển khai một máy tính nhúng sử dụng hệ điều hành Linux trên nền tảng phần cứng ZYNQ của hãng Xilinx.
4p vipettigrew 15-03-2023 7 4 Download
-
Đánh giá các phương pháp điều khiển biến tần ba pha và sử dụng FPGA trong điều chế vector không gian
Bài viết Đánh giá các phương pháp điều khiển biến tần ba pha và sử dụng FPGA trong điều chế vector không gian trình bày và đánh giá một số phương pháp điều khiển biến tần ba pha. Các kỹ thuật này được kiểm chứng thông qua kết quả mô phỏng trên phần mềm Matlab-Simulink và thực nghiệm trên card FPGA Spartan 3E ứng dụng phương pháp điều chế vector không gian điều khiển biến tần ba pha.
6p visaleen 30-10-2022 15 3 Download
-
Bài viết Thiết kế và thực hiện bộ giao tiếp mạng có hiệu năng cao cho mạng trên chip trên FPGA spartan - 6 giới thiệu một kiến trúc của bộ giao tiếp mạng trong NoC có hiệu năng cao, hoạt động ổn định. Phương pháp tiếp cận của chúng tôi là sử dụng quá trình ghi và đọc dữ liệu trong bộ đệm một cách song song giúp tăng tốc độ ghi và đọc dữ liệu.
5p vilexus 05-10-2022 17 6 Download
-
Đề tài "Nghiên cứu thực thi bộ điều khiển robot công nghiệp trên nền tảng FPGA" nghiên cứu nhằm thực thi bộ điều khiển chuyển động sử dụng Kit SoC ứng dụng nền tảng FPGA của Altera để xây dựng mô hình xe robot. - Kiểm thử và đánh giá kết quả thực thi bộ điều khiển trên đối tượng mô hình giả lập. Mời các bạn cùng tham khảo nội dung chi tiết.
87p bakerboys08 15-07-2022 35 15 Download
-
Đề tài "Nghiên cứu công nghệ FPGA và thiết kế modul thực hành FPGA để phục vụ công tác giảng dạy tại trường Cao đẳng Công nghiệp Hà Nội" có cấu trúc gồm 3 chương trình bày tổng quan về mạch logic lập trình được và công nghệ FPGA, ngôn ngữ mô tả phần cứng VHDL, thiết kế modul thực hành FPGA sử dụng FPGA XC2S100 của Xilinx.
93p bakerboys08 15-07-2022 26 5 Download
-
Mục tiêu của đề tài "Nghiên cứu và thiết kế bộ chuyển chuyển đổi Ethernet - E1 trên công nghệ FPGA" là thiết kế được một thiết bị biến đổi trung gian để các thiết bị đầu cuối với giao diện IP sử dụng được cơ sở hạ tầng mạng truyền dẫn E1 hiện có. Mời các bạn cùng tham khảo nội dung chi tiết.
63p bakerboys08 15-07-2022 28 9 Download