
CH NG TRÌNH MÔN H C K THU T XUNG - SƯƠ Ọ Ỹ Ậ Ố
Mã s c a môn h c:MĐ 20ố ủ ọ
Th i gian môn h c: 150 gi ; ờ ọ ờ (Lý thuy t: 50 gi ; Th c hành: 100 gi )ế ờ ự ờ
I. V TRÍ, TÍNH CH T C A MÔ ĐUN: Ị Ấ Ủ
* V trí c a môn h c: Mô đun đc b trí d y sau khi h c xong các môn h c, mô đun c b n nh linh ị ủ ọ ượ ố ạ ọ ọ ơ ả ư
ki n di n t , đo l ng đi n t ...ệ ệ ử ườ ệ ử
* Tính ch t c a môn h c: Là mô đun b t bu c.ấ ủ ọ ắ ộ
II. M C TIÊU C A MÔ ĐUN: Ụ Ủ
Sau khi h c xong môđun này ng i h c có năng l c:ọ ườ ọ ự
* V ki n th c: ề ế ứ
- Phát bi u đc các khái ni m c b n v xung đi n, các thông s c b n c a xung đi n, ý ể ượ ệ ơ ả ề ệ ố ơ ả ủ ệ
nghĩa c a xung đi n trong k thu t đi n t .ủ ệ ỹ ậ ệ ử
- Trình bày đc c u t o các m ch dao đng t o xung và m ch x lí d ng xung.ượ ấ ạ ạ ộ ạ ạ ử ạ
- Phát bi u khái ni m v k thu t s , các c ng logic c b n. Kí hi u, nguyên lí ho t đng, ể ệ ề ỹ ậ ố ổ ơ ả ệ ạ ộ
b ng s th t c a các c ng lôgic.ả ự ậ ủ ổ
- Trình bày đc c u tao, nguyên lý các m ch s thông d ng nh : M ch đm, m ch đóng ượ ấ ạ ố ụ ư ạ ế ạ
ng t, m ch chuy n đi, m ch ghi d ch, m ch đi u khi n.ắ ạ ể ổ ạ ị ạ ề ể
* V k năng: ề ỹ
- L p ráp, ki m tra đc các m ch t o xung và x lí d ng xung.ắ ể ượ ạ ạ ử ạ
- L p ráp, ki m tra đc các m ch s c b n trên panel và trong th c ắ ể ượ ạ ố ơ ả ự t .ế
* V thái đ: ề ộ
- Rèn luy n cho h c sinh thái đ nghiêm túc, t m , chính xác trong h c t p và trong th c hi n ệ ọ ộ ỉ ỉ ọ ậ ự ệ
công vi c. ệ
III. N I DUNG C A MÔ ĐUN: Ộ Ủ
1. N i dung t ng quát và phân b th i gian:ộ ổ ổ ờ
S TTốTên ch ng ươ
m cụ
Th i gianờ
T ng ổ
sốLý
thuy tếTh c hànhự
(Bài t p)ậKi m tra*ể
(LT ho c TH)ặ
Ph n 1: K ầ ỹ
thu t xungậ50 10 38 2
1 Các khái ni m c b nệ ơ ả 10 4 6
2 M ch dao đng đa hàiạ ộ 30 4 24 2
3 M ch h n ch biên đ và ghim ápạ ạ ế ộ 10 2 8
Ph n 2: K ầ ỹ
thu t sậ ố 100 40 45 5
1Đi c ngạ ươ 10 8 2
2 FLIP - FLOP 10 4 5 1
3 M ch đm và thanh ghiạ ế 25 8 16 1
4 M ch logic MSIạ25 6 18 1
5 H vi m ch TTL - CMOS ọ ạ 14 6 7 1
6 B nhộ ớ 8 5 3
7 K thu t ADC - DACỹ ậ 8 3 5 1
C ngộ150 50 93 7

* Ghi chú: Th i gian ki m tra lý thuy t đc tính vào gi lý thuy t, ki m tra th c hành đc tính vào ờ ể ế ượ ờ ế ể ự ượ
gi th c hành.ờ ự
2. N i dung chi ti t:ộ ế
Ph n 1ầ: K thu t xungỹ ậ
Ch ng 1: Các khái ni m c b nươ ệ ơ ả
M c tiêu:ụ
- Trình bày đc các khái ni m v xung đi n, dãy xungượ ệ ề ệ
- Gi i thích đc s tác đng c a các linh ki n th đng đn d ng xungả ượ ự ộ ủ ệ ụ ộ ế ạ
- Rèn luy n tính t duy, tác phong công nghi pệ ư ệ
N i dung: Th i gian:10 gi ộ ờ ờ
1. Đnh nghĩa xung đi n, các tham s và dãy xungị ệ ố Th i gian:2 giờ ờ
1.1.Đnh nghĩaị
1.2.Các thông s c a xung đi n và dãy xungố ủ ệ
2. Tác d ng c a R-C đi v i các xung c b nụ ủ ố ớ ơ ả Th i gian:2 giờ ờ
2.1. Tác d ng c a m ch RC đi v i các xung c b nụ ủ ạ ố ớ ơ ả
2.2. Tác d ng c a m ch RL đi v i các xung c b nụ ủ ạ ố ớ ơ ả
3. Tác d ng c a m ch R.L.C đi v i các xung c b nụ ủ ạ ố ớ ơ ả Th i gian: 2 giờ ờ
4. Kh o sát d ng xungả ạ Th i gian: 4 giờ ờ
4.1.1 Các d ng xung nhi uạ ễ
4.1.2 Các d ng xung c b nạ ơ ả
4.1.3 Đo, đc các thông s c b n c a xung.ọ ố ơ ả ủ
Ch ng 2: M ch dao đng đa hàiươ ạ ộ
M c tiêu:ụ
Trình bày đc c u t o, nguyên lý ho t đng các m ch dao đng đa hàiượ ấ ạ ạ ộ ạ ộ
Nêu đc các ng d ng c a m ch đa hài trong k thu tượ ứ ụ ủ ạ ỹ ậ
L p ráp, s a ch a, đo ki m đc các m ch dao đng đa hài đúng yêu c u k thu tắ ử ữ ể ượ ạ ộ ầ ỹ ậ
Rèn luy n tính t duy, sáng t o và đm b o an toàn trong quá trình h c t pệ ư ạ ả ả ọ ậ
N i dung: ộ Th i gian: 30gi ờ ờ
1. M ch dao đng đa hài không nạ ộ ổ Th i gian: 8 gi ờ ờ
1.1. M ch dao đng đa hài dùng Transistorạ ộ
1.2. M ch dao đng đa hài dùng IC 555ạ ộ
1.3. M ch dao đng đa hài dùng c ng logicạ ộ ổ
2. M ch đa hài đn nạ ơ ổ Th i gian: 8 giờ ờ
2.1. M ch đa hài đn n dùng Transistorạ ơ ổ
2.2. M ch đa hài đn n dùng IC 555ạ ơ ổ
2.3. M ch đa hài dùng c ng logicạ ổ
3. M ch đa hài l ng nạ ưỡ ổ Th i gian: 6 giờ ờ
3.1. M ch đa hài l ng n dùng Transistorạ ưỡ ổ
3.2. M ch đa hài l ng n dùng IC 555ạ ưỡ ổ
3.3. M ch l ng n dùng c ng logicạ ưỡ ổ ổ
4. M ch schmitt - triggerạ Th i gian: 8 giờ ờ
4.1. M ch Schmitt-trigger dùng Transistorạ
4.2. M ch Schmitt-trigger dùng c ng logicạ ổ
Ch ng 3: M ch h n ch biên đ và ghim ápươ ạ ạ ế ộ
M c tiêu:ụ

Trình bày đc c u t o, nguyên lý ho t đng các m ch h n ch biên đ và ghim áp.ượ ấ ạ ạ ộ ạ ạ ế ộ
Nêu đc các ng d ng c a m ch h n ch biên đ và ghim áp trong k thu tượ ứ ụ ủ ạ ạ ế ộ ỹ ậ
L p ráp, s a ch a, đo ki m đc các m ch h n ch biên đ và ghim áp đúng yêu c u k thu tắ ử ữ ể ượ ạ ạ ế ộ ầ ỹ ậ
Rèn luy n tính t duy, tác phong công nghi pệ ư ệ
N i dung: ộ Th igian: 10gi ờ ờ
1. M ch h n biên ạ ạ Th i gian: 5 gi ờ ờ
1.1. Khái ni mệ
1.2. M ch h n biên dùng Đi t ạ ạ ố
1.3. M ch h n biên dùng Transistorạ ạ
2. M ch ghim ápạ Th i gian: 5 giờ ờ
2.1. M ch ghim áp dùng Đi tạ ố
2.2. M ch ghim áp dùng transistorạ
Ph n 2: K thu t sầ ỹ ậ ố
Ch ng 1: Đi c ngươ ạ ươ
M c tiêu:ụ
- Trình bày đc các khái ni m c b n v m ch t ng t và m ch s .ượ ệ ơ ả ề ạ ươ ự ạ ố
- Trình bày đc c u trúc c a h th ng s và mã s .ượ ấ ủ ệ ố ố ố
- Trình bày đc c u t o, nguyên lý ho t đng c a các c ng logic c b nượ ấ ạ ạ ộ ủ ổ ơ ả
- Trình bày đc các đnh lu t c b n v k thu t s , các bi u th c toán h c c a sượ ị ậ ơ ả ề ỹ ậ ố ể ứ ọ ủ ố
- Ch đng, sáng t o và đm b o trong quá trình h c t pủ ộ ạ ả ả ọ ậ
N i dung: ộ Th i gian:10 gi ờ ờ
1. T ng quan v m ch t ng t và m ch sổ ề ạ ươ ự ạ ố Th i gian: 0,5giờ ờ
1.1. Đnh nghĩaị
1.2. u nh c đi m c a k thu t s so v i k thu t t ng tƯ ượ ể ủ ỹ ậ ố ớ ỹ ậ ươ ự
2. H th ng s và mã sệ ố ố ố Th i gian:2 giờ ờ
2.1. H th ng s th p phânệ ố ố ậ
2.2. H th ng s nh phânệ ố ố ị
2.3. H th ng s bát phânệ ố ố
2.4. H th ng sô th p l c phânệ ố ậ ụ
2.5. Mã BCD
2.6. Mã ASCII
3. Các c ng logic c b n ổ ơ ả Th i gian:2 giờ ờ
3.1. C ng ANDổ
3.2. C ng ORổ
3.3. C ng NOTổ
3.4. C ng NANDổ
3.5. C ng NORổ
3.6. C ng EX - ORổ
3.7. C ng EX - NORổ
3.8. C ng đm (Buffer)ổ ệ
4. Bi u th c logic và m ch đi nể ứ ạ ệ Th i gian:1 giờ
4.1. M ch đi n bi u di n bi u th c logicạ ệểễểứ
4.2. Xây d ng bi u th c logic theo m ch đi n cho tr cự ể ứ ạ ệ ướ
5. Đi s bool và đnh lý Demorganạ ố ị Th i gian: 1,5giờ ờ
5.1. Hàm Bool m t bi nộ ế

5.2. Hàm nhi u bi nề ế
5.3. Đnh lý Demorganị
6. Đn gi n bi u th c logicơ ả ể ứ Th i gian:2 giờ ờ
6.1. Đn gi n bi u th c logic b ng ph ng pháp đi sơ ả ể ứ ằ ươ ạ ố
6.2. Rút g n bi u th c logic b ng bi u đ Karnaughọ ể ứ ằ ể ồ
7. Gi i thi u m t s IC s c b nớ ệ ộ ố ố ơ ả Th i gian:1 giờ ờ
Ch ng 2: Flip - Flopươ
M c tiêu:ụ
Trình bày đc c u trúc, nguyên t c ho t đng c a các Flip - Flop ượ ấ ắ ạ ộ ủ
Nêu đc các ng d ng c a các Flip - Flop trong k thu tượ ứ ụ ủ ỹ ậ
L p ráp, s a ch a, đo ki m đc các các Flip - Flop đúng yêu c u k thu tắ ử ữ ể ượ ầ ỹ ậ
Rèn luy n tính t duy, tác phong công nghi pệ ư ệ
N i dung: ộ Th i gian:10 gi ờ ờ
1. Flip - Flop R-S Th i gian: 1 gi ờ ờ
1.1.FF R-S s d ng c ng NANDử ụ ổ
1.2. FF R-S s d ng c ng NORử ụ ổ
2. FF R-S tác đng theo xung l nhộ ệ Th i gian:1 giờ ờ
3. Flip - Flop J -K Th i gian:1 giờ ờ
4. Flip - Flop T Th i gian:1 giờ ờ
5. Flip - Flop D Th i gian:1 giờ ờ
6. Flip - Flop M-S Th i gian:1 giờ
7. Flip - Flop v i ngõ vào Preset và Clearớ Th i gian:1 giờ ờ
8. Tính toán, l p ráp m t s m ch ng d ng c b nắ ộ ố ạ ứ ụ ơ ả Th i gian:3giờ ờ
Ch ng 3: M ch đm và thanh ghiươ ạ ế
M c tiêu:ụ
Trình bày đc c u t o, nguyên lý ho t đng các m ch đm và thanh ghi thông d ng.ượ ấ ạ ạ ộ ạ ế ụ
Nêu đc các ng d ng c a các ượ ứ ụ ủ m ch đm và thanh ghi ạ ế trong k thu tỹ ậ
L p ráp, s a ch a, đo ki m đc các các ắ ử ữ ể ượ m ch đm và thanh ghi ạ ế đúng yêu c u k thu tầ ỹ ậ
Rèn luy n tính t m , chính xác, an toàn và v sinh công nghi pệ ỷ ỉ ệ ệ
N i dung: ộ Th i gian: 25 gi ờ ờ
1. M ch đmạ ế Th i gian: 9 giờ ờ
1.1. M ch đm lên không đng bạ ế ồ ộ
1.2. M ch đm xu ng không đng bạ ế ố ồ ộ
1.3. M ch đm lên, đm xu ng không đng bạ ế ế ố ồ ộ
1.4. M ch đm không đng b chia n t n sạ ế ồ ộ ầ ố
1.5. M ch đm đng bạ ế ồ ộ
1.6. M ch đm vòngạ ế
1.7. M ch đm vòng xo n (Jonhson)ạ ế ắ
1.8. M ch đm v i s đm đt tr cạ ế ớ ố ế ặ ướ
2. Thanh ghi Th i gian:4 giờ ờ
2.1.Thanh ghi vào n i ti p ra song song d ch ph iố ế ị ả
2.2. Thanh ghi vào n i ti p ra song song d ch tráiố ế ị
2.3. Thanh ghi vào song song ra song song
3. Gi i thi u m t s IC đm và thanh ghi thông d ngớ ệ ộ ố ế ụ Th i gian:2 gi ờ ờ

4. Tính toán, l p ráp m t s m ch ng d ng c b nắ ộ ố ạ ứ ụ ơ ả Th i gian:10giờ ờ
Ch ng 4: M ch logic MSIươ ạ
M c tiêu:ụ
- Trình bày đc c u trúc, nguyên lý c a h th ng mã hóa và gi i mã.ượ ấ ủ ệ ố ả
- Trình bày đc các phép toán logic, t o ki m và các lo i IC thông d ng.ượ ạ ể ạ ụ
Nêu đc các ng d ng c a các ượ ứ ụ ủ m ch gi i mã, mã hóa, ghép kênh và tách kênh ạ ả trong k thu tỹ ậ
L p ráp, s a ch a, đo ki m đc các các ắ ử ữ ể ượ m ch gi i mã, mã hóa, ghép kênh và tách kênh ạ ả đúng yêu c uầ
k thu tỹ ậ
- Rèn luy n tính t duy, sáng t o và ch đng trong quá trình th c hànhệ ư ạ ủ ộ ự
N i dung: ộ Th i gian: 25 gi ờ ờ
1. M ch mã hóa ạ Th i gian: 4gi ờ ờ
1.1. S đ kh i t ng quátơ ồ ố ổ
1.2. M ch mã hóa t 4 sang 2ạ ừ
1.3. M ch mã hóa t 8 sang 3ạ ừ
1.4. M ch mã hóa u tiênạ ư
2. M ch gi i mãạ ả Th i gian: 4giờ ờ
2.1.Đc đi m chung ặ ể
2.2. M ch gi i mã 2 sang 4ạ ả
2.3. M ch gi i mã 3 sang 8ạ ả
2.4. M ch gi i mã BCD sang th p phânạ ả ậ
2.5. M ch gi i mã BCD sang Led 7 đo nạ ả ạ
2.6. M ch gi i mã BCD sang ch th tinh th l ngạ ả ỉ ị ể ỏ
3. M ch ghép kênhạ Th i gian:4 giờ ờ
3.1. T ng quátổ
3.2. M ch ghép 2 kênh sang 1ạ
3.3. M ch ghép 4 kênh sang 1ạ
4. M ch tách kênhạ Th i gian:4 giờ ờ
4.1. T ng quátổ
4.2. M ch tách kênh 1 sang 2ạ
4.3. M ch tách kênh 1 sang 4ạ
5. Gi i thi u m t s IC mã hóa và gi i mã thông d ngớ ệ ộ ố ả ụ Th i gian:2 giờ ờ
6. Tính toán, l p ráp m t s m ch ng d ng c b nắ ộ ố ạ ứ ụ ơ ả Th i gian:7 giờ ờ
Ch ng 5: H vi m ch TTL - CMOSươ ọ ạ
M c tiêu:ụ
- Trình bày đc c u trúc, các đc tính c b n c a các lo i IC sượ ấ ặ ơ ả ủ ạ ố
- Trình bày đc các thông s c b n c a IC sượ ố ơ ả ủ ố
- Trình bày đc các ph ng th c giao ti p gi a các lo i IC s .ượ ươ ứ ế ữ ạ ố
- L p ráp, s a ch a, đo ki m đc m t s m ch ng d ng c b nắ ử ữ ể ượ ộ ố ạ ứ ụ ơ ả
- Rèn luy n tính t m , chính xác, an toàn và v sinh công nghi pệ ỷ ỉ ệ ệ
N i dung: ộ Th i gian: 14 gi ờ ờ
1. C u trúc và thông s c b n c a TTLấ ố ơ ả ủ Th i gian: 2 gi ờ ờ
1.1. C s c a vi c hình thành c ng logic h TTLơ ở ủ ệ ổ ọ
1.2. C u trúc c b n c a TTLấ ơ ả ủ
1.3. Nh n d ng, đc đi m, các thông s c b nậ ạ ặ ể ố ơ ả

