CH NG TRÌNH MÔN H C K THU T XUNG - SƯƠ
Mã s c a môn h c:MĐ 20
Th i gian môn h c: 150 gi ; (Lý thuy t: 50 gi ; Th c hành: 100 gi )ế
I. V TRÍ, TÍNH CH T C A MÔ ĐUN:
* V trí c a môn h c: Mô đun đc b trí d y sau khi h c xong các môn h c, mô đun c b n nh linh ượ ơ ư
ki n di n t , đo l ng đi n t ... ườ
* Tính ch t c a môn h c: Là mô đun b t bu c.
II. M C TIÊU C A MÔ ĐUN:
Sau khi h c xong môđun này ng i h c có năng l c: ườ
* V ki n th c: ế
- Phát bi u đc các khái ni m c b n v xung đi n, các thông s c b n c a xung đi n, ý ượ ơ ơ
nghĩa c a xung đi n trong k thu t đi n t .
- Trình bày đc c u t o các m ch dao đng t o xung và m ch x lí d ng xung.ượ
- Phát bi u khái ni m v k thu t s , các c ng logic c b n. Kí hi u, nguyên lí ho t đng, ơ
b ng s th t c a các c ng lôgic.
- Trình bày đc c u tao, nguyên lý các m ch s thông d ng nh : M ch đm, m ch đóng ượ ư ế
ng t, m ch chuy n đi, m ch ghi d ch, m ch đi u khi n.
* V k năng:
- L p ráp, ki m tra đc các m ch t o xung và x lí d ng xung. ượ
- L p ráp, ki m tra đc các m ch s c b n trên panel và trong th c ượ ơ t .ế
* V thái đ:
- Rèn luy n cho h c sinh thái đ nghiêm túc, t m , chính xác trong h c t p và trong th c hi n
công vi c.
III. N I DUNG C A MÔ ĐUN:
1. N i dung t ng quát và phân b th i gian:
S TTTên ch ng ươ
m c
Th i gian
T ng
sLý
thuy tếTh c hành
(Bài t p)Ki m tra*
(LT ho c TH)
Ph n 1: K
thu t xung50 10 38 2
1 Các khái ni m c b n ơ 10 4 6
2 M ch dao đng đa hài 30 4 24 2
3 M ch h n ch biên đ và ghim áp ế 10 2 8
Ph n 2: K
thu t s 100 40 45 5
1Đi c ng ươ 10 8 2
2 FLIP - FLOP 10 4 5 1
3 M ch đm và thanh ghi ế 25 8 16 1
4 M ch logic MSI25 6 18 1
5 H vi m ch TTL - CMOS 14 6 7 1
6 B nh 8 5 3
7 K thu t ADC - DAC 8 3 5 1
C ng150 50 93 7
* Ghi chú: Th i gian ki m tra lý thuy t đc tính vào gi lý thuy t, ki m tra th c hành đc tính vào ế ượ ế ượ
gi th c hành.
2. N i dung chi ti t: ế
Ph n 1: K thu t xung
Ch ng 1: Các khái ni m c b nươ ơ
M c tiêu:
- Trình bày đc các khái ni m v xung đi n, dãy xungượ
- Gi i thích đc s tác đng c a các linh ki n th đng đn d ng xung ượ ế
- Rèn luy n tính t duy, tác phong công nghi p ư
N i dung: Th i gian:10 gi
1. Đnh nghĩa xung đi n, các tham s và dãy xung Th i gian:2 gi
1.1.Đnh nghĩa
1.2.Các thông s c a xung đi n và dãy xung
2. Tác d ng c a R-C đi v i các xung c b n ơ Th i gian:2 gi
2.1. Tác d ng c a m ch RC đi v i các xung c b n ơ
2.2. Tác d ng c a m ch RL đi v i các xung c b n ơ
3. Tác d ng c a m ch R.L.C đi v i các xung c b n ơ Th i gian: 2 gi
4. Kh o sát d ng xung Th i gian: 4 gi
4.1.1 Các d ng xung nhi u
4.1.2 Các d ng xung c b n ơ
4.1.3 Đo, đc các thông s c b n c a xung. ơ
Ch ng 2: M ch dao đng đa hàiươ
M c tiêu:
Trình bày đc c u t o, nguyên lý ho t đng các m ch dao đng đa hàiượ
Nêu đc các ng d ng c a m ch đa hài trong k thu tượ
L p ráp, s a ch a, đo ki m đc các m ch dao đng đa hài đúng yêu c u k thu t ượ
Rèn luy n tính t duy, sáng t o và đm b o an toàn trong quá trình h c t p ư
N i dung: Th i gian: 30gi
1. M ch dao đng đa hài không n Th i gian: 8 gi
1.1. M ch dao đng đa hài dùng Transistor
1.2. M ch dao đng đa hài dùng IC 555
1.3. M ch dao đng đa hài dùng c ng logic
2. M ch đa hài đn n ơ Th i gian: 8 gi
2.1. M ch đa hài đn n dùng Transistor ơ
2.2. M ch đa hài đn n dùng IC 555 ơ
2.3. M ch đa hài dùng c ng logic
3. M ch đa hài l ng n ưỡ Th i gian: 6 gi
3.1. M ch đa hài l ng n dùng Transistor ưỡ
3.2. M ch đa hài l ng n dùng IC 555 ưỡ
3.3. M ch l ng n dùng c ng logic ưỡ
4. M ch schmitt - trigger Th i gian: 8 gi
4.1. M ch Schmitt-trigger dùng Transistor
4.2. M ch Schmitt-trigger dùng c ng logic
Ch ng 3: M ch h n ch biên đ và ghim ápươ ế
M c tiêu:
Trình bày đc c u t o, nguyên lý ho t đng các m ch h n ch biên đ và ghim áp.ượ ế
Nêu đc các ng d ng c a m ch h n ch biên đ và ghim áp trong k thu tượ ế
L p ráp, s a ch a, đo ki m đc các m ch h n ch biên đ và ghim áp đúng yêu c u k thu t ượ ế
Rèn luy n tính t duy, tác phong công nghi p ư
N i dung: Th igian: 10gi
1. M ch h n biên Th i gian: 5 gi
1.1. Khái ni m
1.2. M ch h n biên dùng Đi t
1.3. M ch h n biên dùng Transistor
2. M ch ghim áp Th i gian: 5 gi
2.1. M ch ghim áp dùng Đi t
2.2. M ch ghim áp dùng transistor
Ph n 2: K thu t s
Ch ng 1: Đi c ngươ ươ
M c tiêu:
- Trình bày đc các khái ni m c b n v m ch t ng t và m ch s .ượ ơ ươ
- Trình bày đc c u trúc c a h th ng s và mã s .ượ
- Trình bày đc c u t o, nguyên lý ho t đng c a các c ng logic c b nượ ơ
- Trình bày đc các đnh lu t c b n v k thu t s , các bi u th c toán h c c a sượ ơ
- Ch đng, sáng t o và đm b o trong quá trình h c t p
N i dung: Th i gian:10 gi
1. T ng quan v m ch t ng t và m ch s ươ Th i gian: 0,5gi
1.1. Đnh nghĩa
1.2. u nh c đi m c a k thu t s so v i k thu t t ng tƯ ượ ươ
2. H th ng s và mã s Th i gian:2 gi
2.1. H th ng s th p phân
2.2. H th ng s nh phân
2.3. H th ng s bát phân
2.4. H th ng sô th p l c phân
2.5. Mã BCD
2.6. Mã ASCII
3. Các c ng logic c b n ơ Th i gian:2 gi
3.1. C ng AND
3.2. C ng OR
3.3. C ng NOT
3.4. C ng NAND
3.5. C ng NOR
3.6. C ng EX - OR
3.7. C ng EX - NOR
3.8. C ng đm (Buffer)
4. Bi u th c logic và m ch đi n Th i gian:1 gi
4.1. M ch đi n bi u di n bi u th c logic ệểễểứ
4.2. Xây d ng bi u th c logic theo m ch đi n cho tr c ướ
5. Đi s bool và đnh lý Demorgan Th i gian: 1,5gi
5.1. Hàm Bool m t bi n ế
5.2. Hàm nhi u bi n ế
5.3. Đnh lý Demorgan
6. Đn gi n bi u th c logicơ Th i gian:2 gi
6.1. Đn gi n bi u th c logic b ng ph ng pháp đi sơ ươ
6.2. Rút g n bi u th c logic b ng bi u đ Karnaugh
7. Gi i thi u m t s IC s c b n ơ Th i gian:1 gi
Ch ng 2: Flip - Flopươ
M c tiêu:
Trình bày đc c u trúc, nguyên t c ho t đng c a các Flip - Flop ượ
Nêu đc các ng d ng c a các Flip - Flop trong k thu tượ
L p ráp, s a ch a, đo ki m đc các các Flip - Flop đúng yêu c u k thu t ượ
Rèn luy n tính t duy, tác phong công nghi p ư
N i dung: Th i gian:10 gi
1. Flip - Flop R-S Th i gian: 1 gi
1.1.FF R-S s d ng c ng NAND
1.2. FF R-S s d ng c ng NOR
2. FF R-S tác đng theo xung l nh Th i gian:1 gi
3. Flip - Flop J -K Th i gian:1 gi
4. Flip - Flop T Th i gian:1 gi
5. Flip - Flop D Th i gian:1 gi
6. Flip - Flop M-S Th i gian:1 gi
7. Flip - Flop v i ngõ vào Preset và Clear Th i gian:1 gi
8. Tính toán, l p ráp m t s m ch ng d ng c b n ơ Th i gian:3gi
Ch ng 3: M ch đm và thanh ghiươ ế
M c tiêu:
Trình bày đc c u t o, nguyên lý ho t đng các m ch đm và thanh ghi thông d ng.ượ ế
Nêu đc các ng d ng c a các ượ m ch đm và thanh ghi ế trong k thu t
L p ráp, s a ch a, đo ki m đc các các ượ m ch đm và thanh ghi ế đúng yêu c u k thu t
Rèn luy n tính t m , chính xác, an toàn và v sinh công nghi p
N i dung: Th i gian: 25 gi
1. M ch đm ế Th i gian: 9 gi
1.1. M ch đm lên không đng b ế
1.2. M ch đm xu ng không đng b ế
1.3. M ch đm lên, đm xu ng không đng b ế ế
1.4. M ch đm không đng b chia n t n s ế
1.5. M ch đm đng b ế
1.6. M ch đm vòng ế
1.7. M ch đm vòng xo n (Jonhson) ế
1.8. M ch đm v i s đm đt tr c ế ế ướ
2. Thanh ghi Th i gian:4 gi
2.1.Thanh ghi vào n i ti p ra song song d ch ph i ế
2.2. Thanh ghi vào n i ti p ra song song d ch trái ế
2.3. Thanh ghi vào song song ra song song
3. Gi i thi u m t s IC đm và thanh ghi thông d ng ế Th i gian:2 gi
4. Tính toán, l p ráp m t s m ch ng d ng c b n ơ Th i gian:10gi
Ch ng 4: M ch logic MSIươ
M c tiêu:
- Trình bày đc c u trúc, nguyên lý c a h th ng mã hóa và gi i mã.ượ
- Trình bày đc các phép toán logic, t o ki m và các lo i IC thông d ng.ượ
Nêu đc các ng d ng c a các ượ m ch gi i mã, mã hóa, ghép kênh và tách kênh trong k thu t
L p ráp, s a ch a, đo ki m đc các các ượ m ch gi i mã, mã hóa, ghép kênh và tách kênh đúng yêu c u
k thu t
- Rèn luy n tính t duy, sáng t o và ch đng trong quá trình th c hành ư
N i dung: Th i gian: 25 gi
1. M ch mã hóa Th i gian: 4gi
1.1. S đ kh i t ng quátơ
1.2. M ch mã hóa t 4 sang 2
1.3. M ch mã hóa t 8 sang 3
1.4. M ch mã hóa u tiên ư
2. M ch gi i mã Th i gian: 4gi
2.1.Đc đi m chung
2.2. M ch gi i mã 2 sang 4
2.3. M ch gi i mã 3 sang 8
2.4. M ch gi i mã BCD sang th p phân
2.5. M ch gi i mã BCD sang Led 7 đo n
2.6. M ch gi i mã BCD sang ch th tinh th l ng
3. M ch ghép kênh Th i gian:4 gi
3.1. T ng quát
3.2. M ch ghép 2 kênh sang 1
3.3. M ch ghép 4 kênh sang 1
4. M ch tách kênh Th i gian:4 gi
4.1. T ng quát
4.2. M ch tách kênh 1 sang 2
4.3. M ch tách kênh 1 sang 4
5. Gi i thi u m t s IC mã hóa và gi i mã thông d ng Th i gian:2 gi
6. Tính toán, l p ráp m t s m ch ng d ng c b n ơ Th i gian:7 gi
Ch ng 5: H vi m ch TTL - CMOSươ
M c tiêu:
- Trình bày đc c u trúc, các đc tính c b n c a các lo i IC sượ ơ
- Trình bày đc các thông s c b n c a IC sượ ơ
- Trình bày đc các ph ng th c giao ti p gi a các lo i IC s .ượ ươ ế
- L p ráp, s a ch a, đo ki m đc m t s m ch ng d ng c b n ượ ơ
- Rèn luy n tính t m , chính xác, an toàn và v sinh công nghi p
N i dung: Th i gian: 14 gi
1. C u trúc và thông s c b n c a TTL ơ Th i gian: 2 gi
1.1. C s c a vi c hình thành c ng logic h TTLơ
1.2. C u trúc c b n c a TTL ơ
1.3. Nh n d ng, đc đi m, các thông s c b n ơ