Giới thiệu tài liệu
Tài liệu này là đề thi học kỳ môn Kỹ thuật số của Khoa Điện-Điện tử, Đại học Bách Khoa TP.HCM, được tổ chức vào ngày 11 tháng 12 năm 2014. Đề thi bao gồm 4 câu hỏi chính, tập trung vào các kiến thức cơ bản và nâng cao về mạch logic số.
Đối tượng sử dụng
Tài liệu này phù hợp cho sinh viên ngành Điện-Điện tử, Kỹ thuật máy tính, hoặc các ngành liên quan đang học môn Kỹ thuật số. Nó đặc biệt hữu ích cho việc ôn tập, chuẩn bị cho các kỳ thi về mạch logic số, hoặc làm tài liệu tham khảo cho các bài tập thiết kế mạch.
Nội dung tóm tắt
Đề thi Kỹ thuật số này đánh giá toàn diện kiến thức của sinh viên về thiết kế và phân tích mạch logic số. Câu 1 tập trung vào mạch tổ hợp, yêu cầu sinh viên phân tích một hệ thống kết hợp bộ giải mã và bộ dồn kênh, viết phương trình, tìm dạng chính tắc của hàm Boole, và thực hiện hàm bằng bộ dồn kênh cùng cổng logic. Câu 2 chuyển sang mạch tuần tự, yêu cầu xác định giản đồ trạng thái của một bộ đếm cho trước và vẽ giản đồ xung mô tả sự chuyển trạng thái. Câu 3 là bài toán thiết kế bộ đếm đồng bộ sử dụng JK-FF, bao gồm lập bảng chuyển trạng thái, tìm phương trình ngõ vào và vẽ sơ đồ mạch. Cuối cùng, Câu 4 yêu cầu thiết kế mạch so sánh 2 số 1 bit, từ việc lập bảng chân trị đến triển khai mạch bằng cổng logic cơ bản và bộ cộng bán phần. Tổng thể, đề thi bao quát các chủ đề cốt lõi trong Kỹ thuật số, từ phân tích hàm Boole đến thiết kế các hệ thống logic phức tạp.