Danh mục
  • Giáo dục phổ thông
  • Tài liệu chuyên môn
  • Bộ tài liệu cao cấp
  • Văn bản – Biểu mẫu
  • Luận Văn - Báo Cáo
  • Trắc nghiệm Online
Kết quả từ khoá "Verilog"
39 trang
99 lượt xem
4
99
Bài giảng Thiết kế mạch số dùng HDL - Chương 4: Thiết kế luận lý với Verilog
Bài giảng Thiết kế mạch số dùng HDL - Chương 4: Thiết kế luận lý với Verilog có nội dung trình bày giới thiệu về HDLs và verilog; mô hình cấu trúc cho mạch luận lý tổ hợp; Mô phỏng luận lý, kiểm chứng thiết kế và phương pháp luận kiểm tra; thời gian trễ truyền lan;... Mời các bạn cùng tham khảo!
haoasakura
43 trang
53 lượt xem
7
53
Bài giảng Điều khiển nhúng - Chương 2: Ngôn ngữ VERILOG
Bài giảng "Điều khiển nhúng - Chương 2: Ngôn ngữ VERILOG" cung cấp cho người học các kiến thức: Giới thiệu, thiết kế phân cấp, VERILOG HDL, phép gán, toán tử, phát biểu có điều kiện,... Mời các bạn cùng tham khảo nội dung chi tiết.
abcxyz123_08
21 trang
254 lượt xem
50
254
Đồ án Điện tử viễn thông 2: Tìm hiểu quy trình thiết kế chip và ngôn ngữ Verilog
Đồ án Điện tử viễn thông 2 với đề tài "Tìm hiểu quy trình thiết kế chip và ngôn ngữ Verilog" trình bày nội dung được chia làm 3 phần: phần 1 quy trình thiết kế chip, phần 2 ngô ngữ verilog, phần 3 thiết kế uart. Mời các bạn cùng tham khảo.
minhdai2410
84 trang
321 lượt xem
67
321
Thực hành Thiết kế mạch số với HDL - ĐH Bách khoa TP.HCM
Tài liệu "Thực hành thiết kết mạch số với HDL" được soạn thảo nhằm mục đích hỗ trợ các bạn sinh viên trong việc tiếp xúc với ngôn ngữ đặc tả phần cứng. Mà cụ thể là hỗ trợ cho môn học thiết kết mạch số với HDL. Tài liệu này bao gồm 9 bài, nội dung chu yếu hướng đến việc học tư duy thiết kết phần cứng. Giúp sinh viên luyện tập các kỹ năng lập trình với Verilog, mô phỏng trên Model Sim hay trực tiếp trên board DE2.
minhdai2410
50 trang
144 lượt xem
34
144
Thực trạng nâng cao HDL: Tổng quan về HDL, VHDL, Verilog và thiết kế bộ giải mã dùng verilog
VDHL là ngôn ngữ mô tả phần cứng cho các kiểu mạch số trong phạm vị các kết nối đơn giản của các cổng đến những hệ thống phức tạp.VHDL là viết tắt của VHSIC Hardware Description Language và VHSIC là viết tắt của Very High Speed Integrated Circuits.
luckystar_117
4 trang
109 lượt xem
4
109
Email liên hệ: hoangquang.dientu@gmail.com Nhận thực hiện hoặc hướng dẫn thiết kế sử dụng ngôn ngữ Verilog HDL trên FPGA – KIT DE1 – DE2. Chi tiết xin liên hệ email. Địa chỉ: Tp. Hồ Chí Minh Đối tượng: Sinh viên và các bạn có nhu cầu về thiết kế số Phương
Email liên hệ: hoangquang.dientu@gmail.com Nhận thực hiện hoặc hướng dẫn thiết kế sử dụng ngôn ngữ Verilog HDL trên FPGA – KIT DE1 – DE2. Chi tiết xin liên hệ email. Địa chỉ: Tp. Hồ Chí Minh Đối tượng: Sinh viên và các bạn có nhu cầu về thiết kế số Phương thức liên hệ: Bước 1: Qua email hoangquang.dientu@gmail.com để thỏa thuận về cách thức làm việc, báo giá, .. Bước 2: Gặp mặt trao đổi và liên hệ qua điện thoại trong suốt thời gian thực hiện (Chú ý: Các bạn cần liên hệ qua email trước để...
phi_thien_dao
19 trang
355 lượt xem
66
355
Hướng dẫn thiết kế số sử dụng ngôn ngữ Verilog-HDL trên FPGA: Bài 1
Sơ đồ khối, sơ đồ chân. Thiết kế mức cổng logic. Viết RTL (Register Transfer Level) code FPGA Class 3 Tổng hợp và kiểm tra lỗi. Mô phỏng thiết kế. Gán chân tín hiệu và biên dịch file nạp. Chạy kiểm tra chức năng trên FPGA
phi_thien_dao
15 trang
352 lượt xem
50
352
Hướng dẫn thiết kế số sử dụng ngôn ngữ Verilog-HDL trên FPGA: Bài 2
Mạch tổ hợp chỉ bao gồm các cổng logic. Giá trị ngõ ra của một mạch tổ hợp chỉ phụ thuộc vào giá trị ngõ vào hiện tại, không phụ thuộc vào giá trị ngõ vào hay ngõ ra trước đó. Chúng ta phải luôn chú ý đến hai điển quan trọng trong mạch tổ hợp là: Không có các phần tử “nhớ” lưu giá trị trước đó của ngõ ra. Không có hồi tiếp (feedback).
phi_thien_dao
22 trang
258 lượt xem
63
258
Hướng dẫn thiết kế số sử dụng ngôn ngữ Verilog-HDL trên FPGA: Bài 3
Quy tắc đặt tên áp dụng cho tên file module, tên tín hiệu, tên các thông số do người thiết kế tạo ra. Tên project trùng tên file với module chính (top module). Top module là module kết nối tất cả các module con (sub-module). Tên file trùng tên module: .v Tên chỉ gồm ký tự chữ cái (phân biệt chữ hoa và chữ thường), số và dấu gạch dưới và phải bắt đầu với một ký tự chữ. Không dùng các tên như VDD, VCC, VSS, GND, VREF kể cả chữ hoa và chữ thường. Không trùng các từ khóa của ngôn ngữ lập trình. Không...
phi_thien_dao
12 trang
559 lượt xem
65
559
Hướng dẫn thiết kế số sử dụng ngôn ngữ Verilog-HDL trên FPGA: Bài 4
1.Diễn giải chức năng của mạch? 2.Xác định ngõ vào (tín hiệu vào) và ngõ ra (tín hiệu ra của mạch)? Từ đó vẽ sơ đồ chân tín hiệu. 3.Viết RTL code bằng ngôn ngữ Verilog mô tả mạch bên theo các cách sau: 1.Chỉ dùng hàm assign 2.Chỉ dùng hàm always@ 1.Với If 2.Với Case 3.Dùng kết hợp assign và always 4.Đưa ra phương án kiểm tra trên KIT DE
phi_thien_dao
17 trang
414 lượt xem
60
414
Hướng dẫn thiết kế số sử dụng ngôn ngữ Verilog-HDL trên FPGA: Bài 5
Verilog là một ngôn ngữ mô tả phần cứng HARDWARE DESCRIPTION LANGUAGE (HDL).Một ngôn ngữ mô tả phần cứng là một ngôn ngữ sử dụng để mô tả một hệ thống số : ví dụ như một bộ chuyển mạch số, một vi xử lý, một bộ nhớ memory hay đơn giản chỉ là một flip-flop. Có nghĩa là bằng cách sử dụng ngôn ngữ mô tả phần cứng HDL, chúng ta có thể mô tả bất cứ phần cứng số nào tại bất kỳ mức độ nào...
phi_thien_dao
87 trang
250 lượt xem
74
250
Giáo trình Verilog HDL
Chương 1: dẫn nhập thiết kế hệ thống với số Verilog Khi kích thước và độ phức tạp của hệ thống thiết kế ngày càng tăng nhiều công cụ thiết kế trên máy tính (CAD) được sử dụng vào quá trình thiết kế phần cứng. Thời kì đầu, những công cụ mô phỏng và tạo ra phần cứng đã đưa ra phương pháp thiết kế, kiểm tra, phân tích thiết kế tổng hợp, và tự động tạo ra 1 phần cứng hết sức phức tạp....
mars_2012
24 trang
71 lượt xem
6
71
Circuit design with HDL Chapter 5 Dataflow modeling (Expression)
Dataflow model For complex design: number of gates is very large - need a more effective way to describe circuit Dataflow model: Level of abstraction is higher than gate-level, describe the design using expressions instead of primitive gates Circuit is designed in terms of dataflow between register, how a design processes data rather than instantiation of individual gates RTL (register transfer level): is a combination of dataflow and behavioral modeling
mars_2012
51 trang
75 lượt xem
6
75
Circuit design with HDL Chapter 4 Structural modeling
Content Chapter 4: A – Overview What is structural modeling Primitive gates Switches User-defined primitives B – Examples Combinational Circuit Sequential Circuit
mars_2012
21 trang
420 lượt xem
57
420
Thiết kế mạch số dùng HDL-Thiết kế luận lý với Verilog
Giới thiệu về HDLs và verilog. Mô hình cấu trúc chomạch luận lý tổ hợp Mô phỏng luận lý, kiểm chứng thiết kế và phương pháp luận kiểm tra. Thời gian trễ truyền lan. Mô hình bảng sự thật chomạch luận lý tổ hợp và tuần tự với Verilog.HDLs (Hardware Description Languages) Không là một ngôn ngữ lập trình. Tựa C. Thêm những chức năng mô hình hóa, mô phỏng chức năng. Verilog vs. VHDL. • Các bước thiết kế bằng HDL, Mô tả mạch từ khóa, Biên dịch để kiểm tra cú pháp (syntax), Mô phỏng để kiểm tra chức năng của mạch,...
doanhung_dtvtk10
24 trang
203 lượt xem
45
203
Thiết kế mạch số dùng HDL-Chương 1: Phương pháp luận thiết kế vi mạch số
Thiết kế cổ điển (classical design methods) Dựa trên giản đồ (schematic) Paper & pencil • Thiết kế bằng ngôn ngữ (computer-based languages methods) Nhanh chóng Mạch tích hợp hàng triệu cổng Được sử dụng rộng rãi thiết kế các mạch phức tạp và kích thước lớn
doanhung_dtvtk10
64 trang
131 lượt xem
22
131
Thiết kế mạch số dùng HDL-Chương 2: Thiết kế mạch luận lý tổ hợp
On_Set của một hàm Boole là tập hợp các đỉnh hàm eerin mà tại đó khẳng định (đúng) On_Set = {x:x Bn and f(x) = 1} Off của hàm Engin • Off_Set một Boole là tập hợp các đỉnh mà tại đó hàm không khẳng định (sai) ter E Off_Set = {x:x Bn and f(x) = 0} • Don’t_care_Set là tập hợp các đỉnh mà tại đó không quan tâm đến giá trị hàm
doanhung_dtvtk10
45 trang
130 lượt xem
17
130
Thiết kế mạch số dùng HDL-Chương số 2 : Thiết kế mạch luận lý tổ hợp
Đại số Boole gồm một tập giá trị B = {0, 1} và hai phép toán “+” và “” •Mỗi biến Boole nhận một trong hai giá trị 0 hoặc 1 •Mỗi biến Boole acó phần bù kí hiệu a’ •Một không gian nhiều chiều được bao phủ bởi một tập hợp nbiến Boole được biểu diễn bằng Bn •Mỗi điểm trong không gian Bnđược gọi là đỉnh và được biểu diễn bởi một vector nhị phân nchiều
doanhung_dtvtk10
41 trang
207 lượt xem
33
207
Thiết kế mạch số dùng HDL-Chương 3: Thiết kế mạch luậnlý tuần tự
Các phần tử lưu trữ Fli Fl ering • Flip-Flop. • Bus và các thiết bị ba trạng thái ginee. Thiết kế máy tuần tự Đồ thị trạng thái State Eng biến đổi (State- Transaction Graph). Bộ h ể ã ối tiế h iệ t ề dữ uter chuyển mã nối tiếp cho việc truyền liệu (Serial-line code converter) omp Rút gọn trạng và các trạng thái tương đương Co Advanced Digital Design with the Verilog HDL - ©2009, Pham Quoc Cuong 2 chapter 3 g...
doanhung_dtvtk10
61 trang
176 lượt xem
31
176
Thiết kế mạch số dùng HDL-Chương 5 Thiết kế luận lý bằng mô hình hành vi
Cấu trúc (Structural)chỉ ra cấu trúc phần cứng thật sự của mạch Mức trừu tượng thấp. •Các cổng cơ bản (ví dụ and, or, not). •Cấu trúc phân cấp thông qua các module. Tương tự lập trình hợp ngữ. •Hành vi (Behavioral)chỉ ra hoạt động của mạch trên các bit Mức trừu tượng cao hơn. •Biểu diễn bằng các biểu thức (ví dụ out = (a & b) | c) •Không phải tất cả các đặc tả hành vi đều tổng hợp được Không sử dụng: + -* / % = ...
doanhung_dtvtk10

Giới thiệu

Về chúng tôi

Việc làm

Quảng cáo

Liên hệ

Chính sách

Thoả thuận sử dụng

Chính sách bảo mật

Chính sách hoàn tiền

DMCA

Hỗ trợ

Hướng dẫn sử dụng

Đăng ký tài khoản VIP

Zalo/Tel:

093 303 0098

Email:

support@tailieu.vn

Phương thức thanh toán

Layer 1

Theo dõi chúng tôi

Facebook

Youtube

TikTok

Chịu trách nhiệm nội dung: Nguyễn Công Hà. ©2025 Công ty TNHH Tài Liệu trực tuyến Vi Na.
Địa chỉ: 54A Nơ Trang Long, P. Bình Thạnh, TP.HCM - Điện thoại: 0283 5102 888 - Email: info@tailieu.vn
Giấy phép Mạng Xã Hội số: 670/GP-BTTTT cấp ngày 30/11/2015