ĐẠI HỌC QUỐC GIA THÀNH PHỐ HỒ CHÍ MINH
TRƯỜNG ĐẠI HỌC BÁCH KHOA
KHOA KHOA HỌC & KỸ THUT Y TÍNH
THÍ NGHIỆM HỆ THỐNG SỐ - CO1024
BÁO O LAB 4
GVHD: Huỳnh Phúc Nghị
Lớp: VL05
Nhóm: 01
SV thực hiện: Dương Khương Duy - 2110913
Võ Nguyên Giáp - 2110142
Đổng Hoàng Sơn - 2110507
Thanh Tùng - 2115231
Tp. Hồ Chí Minh, Tháng 03/2022
Mục lục
I Thí nghiệm 1 1
1 Đtvnđvàgiiquyết......................... 1
1.1 Yêucuthínghim....................... 1
1.2 Ýtưnggiiquyết ....................... 1
2 Sơđlunlý .............................. 2
3 Môphng................................ 2
II Thí nghiệm 2 4
1 Đtvnđvàgiiquyết......................... 4
1.1 Yêucuthínghim....................... 4
1.2 Ýtưnggiiquyết ....................... 4
2 Sơđlunlý .............................. 5
3 Môphng................................ 5
4 Cách hiện thực & đồ mạch . . . . . . . . . . . . . . . . . . . . . 6
4.1 Cách nối mạch trên KIT . . . . . . . . . . . . . . . . . . . . 6
4.2 Sơđmch........................... 6
5 Hinthc ................................ 7
III Thí nghiệm 3 8
1 Đtvnđvàgiiquyết......................... 8
1.1 Yêucuthínghim....................... 8
1.2 Ýtưnggiiquyết ....................... 8
2 Sơđlunlý .............................. 9
3 Môphng................................ 9
4 Cách hiện thực & đồ mạch . . . . . . . . . . . . . . . . . . . . . 10
4.1 Cách nối mạch trên KIT . . . . . . . . . . . . . . . . . . . . 10
4.2 Sơđmch........................... 10
5 Hinthc ................................ 11
Danh sách hình v
1 Ý tưởng giải quyết thí nghiệm 1 . . . . . . . . . . . . . . . . . . . . 1
2 tả Half Adder thông qua các cổng bản . . . . . . . . . . . . . 2
3 đồ luận thí nghiệm 1 . . . . . . . . . . . . . . . . . . . . . . . 2
4 Môphngthínghim1......................... 2
5 FullAdder................................ 4
6 đồ luận thí nghiệm 2 . . . . . . . . . . . . . . . . . . . . . . . 5
7 Môphngthínghim2......................... 5
8 Sơđmchthínghim2 ........................ 6
9 Sơđmchthínghim2 ........................ 7
10 đồ luận thí nghiệm 3 . . . . . . . . . . . . . . . . . . . . . . . 9
11 Môphngthínghim3......................... 10
12 đồ mạch thí nghiệm 3 . . . . . . . . . . . . . . . . . . . . . . . . 11
13 Hiện thực mạch thí nghiệm 3 . . . . . . . . . . . . . . . . . . . . . . 11
Trường Đại Học Bách Khoa Tp.Hồ Chí Minh
Khoa Khoa Học & Kỹ Thuật Máy Tính
Danh sách bảng
1 Bảng chân tr bộ cộng một nửa . . . . . . . . . . . . . . . . . . . . . 1
2 Bảng chân tr bộ cộng đầy đủ . . . . . . . . . . . . . . . . . . . . . . 1
3 Bảng hoạt động mạch đếm lên từ 0 đến 9 MOD 10 . . . . . . . . . . 8
4 SơđKarnaugh ............................ 9
Báo cáo thí nghiệm Hệ Thống Số Trang 3
Trường Đại Học Bách Khoa Tp.Hồ Chí Minh
Khoa Khoa Học & Kỹ Thuật Máy Tính
I. Thí nghiệm 1
1. Đặt vấn đề giải quyết
1.1 Yêu cầu thí nghiệm
Thiết kế và phỏng một bộ cộng đầy đủ được y dựng từ bộ cộng một nửa trong
Logisim
1.2 Ý tưởng giải quyết
INPUTS OUTPUTS
A B SUM CARRY
0 0 0 0
0 1 1 0
1 0 1 0
1 1 0 1
Bảng 1: Bảng chân trị bộ cộng một
nửa
INPUTS OUTPUTS
A B C SUM CARRY
0 0 0 0 0
0 0 1 0 1
0 1 0 0 1
0 1 1 1 0
1 0 0 0 1
1 0 1 1 0
1 1 0 1 0
1 1 1 1 1
Bảng 2: Bảng chân trị bộ cộng đầy đủ
T bảng chân trị trên, logic bộ cộng đầy đủ thể được thực hiện. Chúng ta
thể thấy rằng đầu ra S EXOR giữa đầu vào A và đầu ra SUM của bộ cộng một nửa
với đầu vào B CIN.
Lưu ý: COUT sẽ chỉ đúng nếu bất kỳ đầu vào nào trong số hai đầu vào trong số ba
đầu vào mức cao.
Hình 1: Ý tưởng giải quyết thí nghiệm 1
Báo cáo thí nghiệm Hệ Thống Số Trang 1