
ĐẠI HỌC QUỐC GIA THÀNH PHỐ HỒ CHÍ MINH
TRƯỜNG ĐẠI HỌC BÁCH KHOA
KHOA KHOA HỌC & KỸ THUẬT MÁY TÍNH
THÍ NGHIỆM HỆ THỐNG SỐ - CO1024
BÁO CÁO LAB 4
GVHD: Huỳnh Phúc Nghị
Lớp: VL05
Nhóm: 01
SV thực hiện: Dương Khương Duy - 2110913
Võ Nguyên Giáp - 2110142
Đổng Hoàng Sơn - 2110507
Lê Thanh Tùng - 2115231
Tp. Hồ Chí Minh, Tháng 03/2022

Mục lục
I Thí nghiệm 1 1
1 Đặtvấnđềvàgiảiquyết......................... 1
1.1 Yêucầuthínghiệm....................... 1
1.2 Ýtưởnggiảiquyết ....................... 1
2 Sơđồluậnlý .............................. 2
3 Môphỏng................................ 2
II Thí nghiệm 2 4
1 Đặtvấnđềvàgiảiquyết......................... 4
1.1 Yêucầuthínghiệm....................... 4
1.2 Ýtưởnggiảiquyết ....................... 4
2 Sơđồluậnlý .............................. 5
3 Môphỏng................................ 5
4 Cách hiện thực & Sơ đồ mạch . . . . . . . . . . . . . . . . . . . . . 6
4.1 Cách nối mạch trên KIT . . . . . . . . . . . . . . . . . . . . 6
4.2 Sơđồmạch........................... 6
5 Hiệnthực ................................ 7
III Thí nghiệm 3 8
1 Đặtvấnđềvàgiảiquyết......................... 8
1.1 Yêucầuthínghiệm....................... 8
1.2 Ýtưởnggiảiquyết ....................... 8
2 Sơđồluậnlý .............................. 9
3 Môphỏng................................ 9
4 Cách hiện thực & Sơ đồ mạch . . . . . . . . . . . . . . . . . . . . . 10
4.1 Cách nối mạch trên KIT . . . . . . . . . . . . . . . . . . . . 10
4.2 Sơđồmạch........................... 10
5 Hiệnthực ................................ 11

Danh sách hình vẽ
1 Ý tưởng giải quyết thí nghiệm 1 . . . . . . . . . . . . . . . . . . . . 1
2 Mô tả Half Adder thông qua các cổng cơ bản . . . . . . . . . . . . . 2
3 Sơ đồ luận lý thí nghiệm 1 . . . . . . . . . . . . . . . . . . . . . . . 2
4 Môphỏngthínghiệm1......................... 2
5 FullAdder................................ 4
6 Sơ đồ luận lý thí nghiệm 2 . . . . . . . . . . . . . . . . . . . . . . . 5
7 Môphỏngthínghiệm2......................... 5
8 Sơđồmạchthínghiệm2 ........................ 6
9 Sơđồmạchthínghiệm2 ........................ 7
10 Sơ đồ luận lý thí nghiệm 3 . . . . . . . . . . . . . . . . . . . . . . . 9
11 Môphỏngthínghiệm3......................... 10
12 Sơ đồ mạch thí nghiệm 3 . . . . . . . . . . . . . . . . . . . . . . . . 11
13 Hiện thực mạch thí nghiệm 3 . . . . . . . . . . . . . . . . . . . . . . 11

Trường Đại Học Bách Khoa Tp.Hồ Chí Minh
Khoa Khoa Học & Kỹ Thuật Máy Tính
Danh sách bảng
1 Bảng chân trị bộ cộng một nửa . . . . . . . . . . . . . . . . . . . . . 1
2 Bảng chân trị bộ cộng đầy đủ . . . . . . . . . . . . . . . . . . . . . . 1
3 Bảng hoạt động mạch đếm lên từ 0 đến 9 MOD 10 . . . . . . . . . . 8
4 SơđồKarnaugh ............................ 9
Báo cáo thí nghiệm Hệ Thống Số Trang 3

Trường Đại Học Bách Khoa Tp.Hồ Chí Minh
Khoa Khoa Học & Kỹ Thuật Máy Tính
I. Thí nghiệm 1
1. Đặt vấn đề và giải quyết
1.1 Yêu cầu thí nghiệm
Thiết kế và mô phỏng một bộ cộng đầy đủ được xây dựng từ bộ cộng một nửa trong
Logisim
1.2 Ý tưởng giải quyết
INPUTS OUTPUTS
A B SUM CARRY
0 0 0 0
0 1 1 0
1 0 1 0
1 1 0 1
Bảng 1: Bảng chân trị bộ cộng một
nửa
INPUTS OUTPUTS
A B C SUM CARRY
0 0 0 0 0
0 0 1 0 1
0 1 0 0 1
0 1 1 1 0
1 0 0 0 1
1 0 1 1 0
1 1 0 1 0
1 1 1 1 1
Bảng 2: Bảng chân trị bộ cộng đầy đủ
Từ bảng chân trị ở trên, logic bộ cộng đầy đủ có thể được thực hiện. Chúng ta có
thể thấy rằng đầu ra S là EXOR giữa đầu vào A và đầu ra SUM của bộ cộng một nửa
với đầu vào B và CIN.
Lưu ý: COUT sẽ chỉ đúng nếu bất kỳ đầu vào nào trong số hai đầu vào trong số ba
đầu vào là mức cao.
Hình 1: Ý tưởng giải quyết thí nghiệm 1
Báo cáo thí nghiệm Hệ Thống Số Trang 1

