
ĐẠI HỌC QUỐC GIA THÀNH PHỐ HỒ CHÍ MINH
TRƯỜNG ĐẠI HỌC BÁCH KHOA
KHOA KHOA HỌC & KỸ THUẬT MÁY TÍNH
THÍ NGHIỆM HỆ THỐNG SỐ - CO1024
BÁO CÁO LAB 5
GVHD: Huỳnh Phúc Nghị
Lớp: VL05
Nhóm: 01
SV thực hiện: Dương Khương Duy - 2110913
Võ Nguyên Giáp - 2110142
Đổng Hoàng Sơn - 2110507
Lê Thanh Tùng - 2115231
Tp. Hồ Chí Minh, Tháng 03/2022

Mục lục
I Thí nghiệm 1 1
1 Đặtvấnđềvàgiảiquyết......................... 1
1.1 Yêucầuthínghiệm....................... 1
1.2 Ýtưởnggiảiquyết ....................... 1
2 Sơđồluậnlý .............................. 2
3 Môphỏng................................ 2
4 Cách hiện thực & Sơ đồ mạch . . . . . . . . . . . . . . . . . . . . . 3
4.1 Cách nối mạch trên KIT . . . . . . . . . . . . . . . . . . . . 3
4.2 Sơđồmạch........................... 3
5 Hiệnthực ................................ 3
II Thí nghiệm 2 5
1 Đặtvấnđềvàgiảiquyết......................... 5
1.1 Yêucầuthínghiệm....................... 5
1.2 Ýtưởnggiảiquyết ....................... 5
2 Sơđồluậnlý .............................. 6
3 Môphỏng................................ 7
4 Cách hiện thực & Sơ đồ mạch . . . . . . . . . . . . . . . . . . . . . 7
4.1 Cách nối mạch trên KIT . . . . . . . . . . . . . . . . . . . . 7
4.2 Sơđồmạch........................... 8
5 Hiệnthực ................................ 9
III Thí nghiệm 3 10
1 Đặtvấnđềvàgiảiquyết......................... 10
1.1 Yêucầuthínghiệm....................... 10
1.2 Ýtưởnggiảiquyết ....................... 10
2 Sơđồluậnlý .............................. 10
3 Môphỏng................................ 11
IV Thí nghiệm 4 12
1 Đặtvấnđềvàgiảiquyết......................... 12
1.1 Yêucầuthínghiệm....................... 12
1.2 Ýtưởnggiảiquyết ....................... 12
2 Sơđồluậnlý .............................. 12
3 Môphỏng................................ 14

Danh sách hình vẽ
1 Sơ đồ luận lý mạch đếm xuống MOD 4 đồng bộ . . . . . . . . . . . . 2
2 Mô phỏng mạch đếm xuống MOD 4 đồng bộ . . . . . . . . . . . . . 2
3 Sơ đồ mạch đếm xuống đồng bộ MOD 4 . . . . . . . . . . . . . . . . 3
4 Hiệnthựcthínghiệm1 ......................... 4
5 BảngchântrịIC74151......................... 5
6 Sơ đồ cổng kết nối IC 74151 . . . . . . . . . . . . . . . . . . . . . . 6
7 SơđồluậnlýIC74151 ......................... 6
8 Môphỏngthínghiệm2......................... 7
9 Sơđồmạchthínghiệm2 ........................ 8
10 Hiệnthựcthínghiệm2 ......................... 9
11 BảngchântrịIC74138......................... 10
12 Sơ đồ luận lý thí nghiệm IC 74138 . . . . . . . . . . . . . . . . . . . 11
13 Môphỏngthínghiệm3......................... 11
14 Sơ đồ hoạt dộng IC 7485 . . . . . . . . . . . . . . . . . . . . . . . . 12
15 Sơ đồ luận lý so sánh 8 bit sử dụng 2 IC 7485 . . . . . . . . . . . . . 13
16 Sơ đồ luận lý của IC 7485 . . . . . . . . . . . . . . . . . . . . . . . . 13
17 Mô phỏng mạch so sánh 8 bit . . . . . . . . . . . . . . . . . . . . . . 14

Trường Đại Học Bách Khoa Tp.Hồ Chí Minh
Khoa Khoa Học & Kỹ Thuật Máy Tính
I. Thí nghiệm 1
1. Đặt vấn đề và giải quyết
1.1 Yêu cầu thí nghiệm
Thiết kế, mô phỏng, hiện thực mạch đếm xuống MOD 4 đồng bộ sử dụng các D
flip flop.
1.2 Ý tưởng giải quyết
Đầu tiên xác định mạch đếm xuống MOD 4 sử dụng 2 bit tương ứng với 2 D flip,
vậy cần xài 1 IC 7474.
Để thiết kế mạch đếm xuống MOD 4 đồng bộ ta lập bảng trạng thái như sau :
QB (HT) QA (HT) QB (KT) QA (KT) DB DA
0 0 1 1 1 1
0 1 0 0 0 0
1 0 0 1 0 1
1 1 1 0 1 0
Bảng 1: Bảng hoạt động mạch đếm xuống MOD 4 đồng bộ sử dụng D flip flop
Chú thích : QB QA là output của các flip flop tương ứng với các bit B A (với B là
MSB, A là LSB). "HT"là hiện tại, "KT"là kế tiếp. DB DA lần lượt là input D của 2
flip flop.
Sử dụng sơ đồ karnaugh để tìm biểu thức Logic cho DB và DA :
BA 0 1
01 0
10 1
Bảng 2: Sơ đồ Karnaugh DB
Thu gọn : DB =B.A+BA =B.A+B.A=BXOR A. Vật ta cần thêm 1 IC 7486 biểu
diễn cổng XOR tương ứng với input là QB và QA.
Báo cáo thí nghiệm Hệ Thống Số Trang 1


