Điều khiển buffer
-
"Giáo trình Nguyên lý các hệ điều hành" phần 1 trình bày các nội dung chính sau: Giới thiệu chung về hệ điều hành; Sơ lược lịch sử phát triển của hệ điều hành; Điều khiển dữ liệu; Bảng ghi và khối; Quy trình chung điều khiển vào - ra;... Mời các bạn cùng tham khảo để nắm nội dung chi tiết.
66p viastonmartin 08-09-2022 46 9 Download
-
Giáo trình Hệ điều hành (Nghề: Kỹ thuật sửa chữa và lắp ráp máy tính - Trung cấp/Cao đẳng) nhằm cung cấp cho học viên những kiến thức về: vai trò và chức năng của hệ điều hành trong hệ thống máy tính; các giai đoạn phát triển của hệ điều hành; các nguyên lý thiết kế, thực hiện của hệ điều hành;... Mời các bạn cùng tham khảo!
84p hayatogokudera 18-07-2022 21 7 Download
-
Giáo trình Hệ điều hành (Nghề: Kỹ thuật sửa chữa và lắp ráp máy tính - Cao đẳng) với mục tiêu nhằm giúp học viên hiểu và trình bày được vai trò và chức năng của hệ điều hành trong hệ thống máy tính; trình bày được các giai đoạn phát triển của hệ điều hành; trình bày được các nguyên lý thiết kế, thực hiện của hệ điều hành;... Mời các bạn cùng tham khảo!
81p hayatogokudera 18-07-2022 27 6 Download
-
Bài giảng An toàn an ninh thông tin: Bài 10 An toàn vùng nhớ tiến trình cung cấp cho người học những kiến thức như: Lỗ hổng tràn bộ đệm (Buffer Overflow); Lỗ hổng tràn số nguyên; Lỗ hổng xâu định dạng; Cơ bản về lập trình an toàn. Mời các bạn cùng tham khảo!
29p elysale 17-06-2021 31 4 Download
-
Hướng dẫn sử dụng Kit 89 Bài 9 : Chạy chữ trên Ma trận led Mục đích: Nắm vững nguyên lý điều khiển ma trận led. Xây dựng ứng dụng trên ma trận led. Yêu cầu: Viết chương trình chữ chạy trên ma trận led, cung cấp interface giúp người dùng có thể thay đổi dễ dàng. 9.1 Nguyên lý chạy chữ trên ma trận led Để chạy 1 dòng chữ qua ma trận led, bạn sẽ có 1 buffer lưu toàn bộ dòng chữ đó. Buffer này thường là 1 mảng các byte. Chương trình sẽ định kì cắt 1 phần trong buffer này...
3p hoatuongvihong 31-10-2011 224 98 Download
-
Cơ chế vận hành của hệ thống Một hệ thống thông thường gồm CPU và các bộ điều khiển thiết bị (BĐKTB - device controller). Các tác vụ của CPU và BĐKTB có thể thực thi song hành và tranh chấp bộ nhớ chia sẻ qua sự điều khiển đồng bộ của memory controller. Mỗi BĐKTB phụ trách một loại thiết bị cụ thể (video adapter, disk drive,...) Mỗi BĐKTB có một buffer riêng. CPU chuyển dữ liệu từ bộ nhớ chính đến buffer riêng của các BĐKTB và ngược lại. ...
15p xuongrong_battien 16-10-2011 53 4 Download
-
Trong bài viết này sẽ giới thiệu cách tạo một mạch buffer (mạch đệm dòng) bằng transistor để giao tiếp với LED đơn và cách tính các thông số trên mạch...
3p top180 27-05-2011 385 112 Download
-
Điều khiển thông lượng trong tầng vận chuyển về cơ bản là giống giao thức cửa sổ trượt trong tầng liên kết dữ liệu, nhưng kích thước cửa sổ của bên gởi và bên nhận là khác nhau. Mỗi host có thể có quá nhiều kết nối tại một thời điểm, vì thế nó không chắc là có thể đảm bảo cung cấp đủ số lượng buffer cho mỗi kết nối nhằm thực hiện đúng giao thức cửa sổ trượt
10p kupload1 09-03-2011 144 20 Download
-
Mạch đệm (buffer)là một mạch logic để khuếch đại dòng điện hoặc công suất. Mạch đệm về cơ bản được sử dụng để làm tăng khả năng lái (drive) của một mạch logic Hình 4.5 trình bày 74LS244, một mạch đệm một chiều (vì tuyến địa chỉ là tuyến một chiều,hướng tjừ vi xử lí đến các thiết bị bên ngòai) để làm tăng khả năng lái của tuyến địa chỉ cao. Về cơ bản, các tuyến của 8085 có thể cấp dòng 400A (IO H = 400A) và rút dòng 2A (II L = 2A); chúng chỉ có thể...
8p zeroduong13 22-11-2010 189 30 Download
-
Từ các phần trên ta thấy rằng: hai loại LB không có bộ đệm và có data buffer có chức năng điều khiển tốc độ cell phát vào mạng sao cho tốc độ cell tối đa không vượt quá tốc độ token. Loại LB có data buffer chỉ đơn thuần là khắc phục nhược điểm mất cell khi tốc độ cell lớn hơn r cho loại LB không có buffer bằng cách san bằng tốc độ cell đưa vào thông qua việc lưu cell vào data buffer khi chúng vượt quá tốc độ token r. Với giải thuật có hai...
8p minhanh0246 21-09-2010 158 33 Download
-
Cổng ra đơn giản có chốt (latched output port, based on 74 HC 374/HC373/HC273/HC574..., 8 bit Register), (fig. 5.2) • Cổng vào đơn giản không chốt (unlatched input port, based on 3 state buffer - 74HC244) • Cổng vào có chốt (Latched Input Port), chú ý status flag .
58p ngochoa123 18-07-2010 107 23 Download
-
Bus nội: giao tiếp với CPU Bộ chốt dữ liệu DFF: lưu trữ giá trị của chân. Khi “Write to DFF” = 1: ghi dữ liệu vào DFF Hai bộ đệm 3 trạng thái (tri-state buffers): - TB1: điều khiển bởi “Read pin”. Khi “Read pin” = 1: đọc giá trị tại chân ngoài - TB2: điều khiển bởi “Read DFF”. Khi “Read DFF” = 1: đọc giá trị từ DFF nội Transistor M1
34p ntgioi120405 18-11-2009 107 17 Download