Hệ thống nhúng trên FPGA
-
Bài viết Thiết kế và tối ưu thực thi bộ giải mã cầu trên phần cứng chuyên dụng cho hệ thống thông tin vô tuyến MIMO đề xuất một cách tiếp cận hiệu quả và có tính khả dụng cao cho thiết kế bộ giải mã cầu trên phần cứng có thể cấu hình lại (FPGA). Thiết kế được đánh giá là mang lại giá trị tiệm cận về chất lượng của phương pháp ước lượng hợp lý cực đại (ML) nhưng với độ phức tạp tính toán giảm đáng kể.
12p vichristinelagarde 04-07-2022 29 6 Download
-
Đề tài tập trung nghiên cứu thiết kế một máy tính nhúng dựa trên nền tảng vi xử ARM có tích hợp core FPGA nhằm phục vụ cho công tác nghiên cứu phát triển và giảng dạy các ngành học về hệ thống nhúng và thiết kế vi mạch. Có thể cài đặt hệ điều hành Linux trên máy tính nhúng.
31p elysadinh 07-06-2021 55 11 Download
-
Nội dung chính của bài báo này là trình bày về thiết kế thiết bị điện tim sử dụng IC của vi điều khiển Atmega2560. Với khả năng tính toán mạnh, thiết bị triển khai trực tuyến được thuật toán phát hiện phức bộ QRS của Hamilton và Tompkins. Ngoài ra, thiết bị còn có thêm các cổng giao tiếp mở rộng để kết nối với khối thu thập tín hiệu điện tim, hay với khối tính toán chuyên dụng (như DSP, FPGA), tạo cơ sở áp dụng cho các bài toán nhận dạng tín hiệu ECG (Elextrocardiogram), cũng như phát triển nên thành một sản phẩm đo và nhận dạng tín hiệu điện tin để có thể áp dụng vào thực tế.
8p caygaocaolon6 22-07-2020 92 3 Download
-
Trong bài viết này, nhóm tác giả hiện thực một hệ thống test chip tự động, có thể ứng dụng trên nhiều loại chip khác nhau. Các hệ thống test chip thủ công thường lặp lại những bước kiểm tra như nhau ứng với nhiều điều kiện ngõ vào; hoặc đối với các hệ thống có chi phí cao,...
9p vitomato2711 11-03-2020 30 4 Download
-
Mục tiêu chính của luận án tập trung vào phát triển một nền tảng phần cứng nhúng đa lõi cấu hình lại được kiến trúc NoC trên FPGA theo các yêu cầu thay đổi của các ứng dụng và triển khai các ứng dụng có thể điều chỉnh mức chất lượng lên nền tảng hệ thống này tại thời gian chạy.
107p cotithanh000 07-10-2019 23 5 Download
-
Trong bài báo này, thực hiện một kỹ thuật nén bitstream sử dụng mã run-length trên nền tảng phần cứng mới. Phần nén bitstream được thực hiện trên máy tính còn phần giải nén thực hiện trên hệ nhúng của FPGA. Kết quả đạt được khả dụng trong thực tế với tỉ số nén tốt, chi phí phần cứng giải nén là chấp nhận được.
7p thithizone 16-07-2019 20 3 Download
-
Trong bài báo này chúng tôi đề xuất giải pháp thiết kế máy tính nhúng có tích hợp FPGA nhằm giải quyết hạn chế trên. Với thiết kế này các công việc phức tạp cần tốc độ xử lý có thể được chuyển sang thực thi trên FPGA. Một hệ xử lý truyền thông thời gian thực cũng được thực thi thử nghiệm trên máy tính nhúng để đánh giá hiệu năng của thiết kế.
5p caplock2711 22-02-2019 74 4 Download
-
Nội dung của bài viết bao gồm: Phần 1 trình bày phương pháp thiết kế hệ thống nhúng, giải thuật phần mềm để phát hiện, xử lý ảnh và điều khiển, Phần 2 đánh giá kết quả thực nghiệm. Kết luận và kiến nghị được trình bày ở Phần 3.
9p thuynguyen2994 13-08-2018 62 6 Download
-
Nội dung của luận án tập trung nghiên cứu ở dạng thứ ba, tức là nghiên cứu và thực hiện bảo mật thiết kế các lõi sở hữu trí tuệ IP thông qua việc bảo vệ các file dữ liệu cấu hình (file bitstream) khi truyền thông qua mạng Internet của các hệ thống nhúng cấu hình lại được từng phần dựa trên FPGA. Mời các bạn cùng tham khảo.
27p yumimi1 09-02-2017 43 6 Download
-
Bố cục của luận văn gồm có bốn phần: Chương 1 - Cơ sở lý thuyết về mã hoá và hiển thị hình ảnh, Chương 2 - Công nghệ nền tảng FPGA và phương pháp xây dựng hệ thống nhúng trên FPGA, Chương 3 - Hệ thống hiển thị thông tin hình ảnh thông qua mạng Internet, Chương 4 - Kết quả thực nghiệm và đánh giá.
66p namhoang39 25-07-2015 131 39 Download
-
Với sự phát triển và ứng dụng rộng rãi của hệ thống nhúng, nó đã được nghiên cứu ứng dụng trong thu thập và xử lý hình ảnh. Tuy nhiên do cấu trúc thiết kế của hệ thống nhúng hạn chế về tốc độ xử lý ảnh hưởng tới chất lượng hình ảnh thu được, bởi dữ liệu video có kích thước lớn, vì vậy việc thực hiện ảnh thời gian thực với độ tin cậy cao trên hệ thống nhúng là khó thực hiện. Đối với hệ thống thu thập hình ảnh tốc độ cao với quá trình thời...
114p vanthanh87hy 12-07-2013 181 63 Download
-
Mục đích chính của đề tài này là nghiên cứu việc lập trình cho FPGA dựa trên các ngôn ngữ mô tả phần cứng (HDL), kiểm nghiệm kết quả dựa trên các công cụ mô phỏng (Simulation Tools),và cuối cùng là cho thi hành trên Kit thực hành FPGA Spartan3 của hãng Xilinx,.Cụ thể ở đề tài là xây dựng một bộ điều khiển SRAM (SRAM Controller) trên nền FPGA, thực thi việc giao tiếp giữa SRAM với hệ thống Vi xử lý...
5p svdanang003 16-10-2011 198 26 Download
-
Ngày nay công nghệ vi điện tử đã trở thành một lĩnh vực phát triển và được rất nhiều các nước trên thế giới chú trọng phát triển.Tại sao nó lại được chú trọng đến vậy,xét về phạm vi ứng dụng ta thấy hệ Nhúng có liên quan,ảnh hưởng đến nhiều lĩnh vực trong đời sống.
19p feri_rocky 04-09-2011 324 128 Download
-
FPGA là gì ? FPGA là viết tắt của thuật ngữ tiếng anh “Field programmable Gate Array”, nghĩa là Mảng cổng lập trình được dạng trường. FPGA thuộc họ ASIC lập trình được * Ý nghĩa và vai trò của FPGA ASIC lập trình được đã xuất hiện từ lâu dưới dạng PLD (Programmable Logic Device), nhưng vai trò của các dạng ASIC này là không nhiều vì số lượng cổng trên Chip rất ít dẫn tới chức năng của các PLD này cũng nghèo nàn và thường chỉ sử dụng với những nhiệm vụ rất hạn chế trong toàn hệ thống. Kể...
76p abcdef_6 05-07-2011 375 129 Download
-
Mouse chứa quả banh để cuộn 2 slotted wheels. Wheels được nối đến hai con mã hoá quang học. Hai đầu dò mã hóa x và y hoạt động do việc đếm xung khi wheels di chuyển. Mouse chứa 2 hay 3 nút nhấn có thể được đọc bởi hệ thống và chip điều khiển. Vi điều khiển sẽ gửi tín hiệu đến máy tính thông báo tình trạng nút nhấn và yêu cầu hoạt động. Dữ liệu của mouse truyền như bàn phím thông qua cổng PS/2. nhưng khi không truyền thì đường xung của mouse sẽ được kéo...
16p zeroduong13 16-11-2010 137 39 Download
-
Những mã quét được gởi một cách nối tiếp sử dụng 11 bit trên đường truyền dữ liệu chính xác. Ngay cả khi bàn phím có hay không, máy tính cũng cần gởi dữ liệu , đường dữ liệu và đường xung thì cao. Mã quét gồm 11 bit: Một start bit (‘0’) 8 bit dữ liệu chứa đựng mã quét phím theo thứ tự từ thấp đến cao Bit lẻ ngang hàng như là 8 bit dữ liệu cộng với bit ngang hàng thì được một con số lẻ Một stop bit (‘1’), thông thường ngay cả những vấn...
10p zeroduong13 16-11-2010 114 28 Download
-
Viết chương trình dịch 8 led từ trái sang phải và ngược lại 1. Mô hình Dùng chương trình Graphic Editor của phần mềm Maxplus có hỗ trợ một số IC đơn giản như: các cổng, IC đếm, đa hợp… và có thể mô phỏng chương trình đã biên soạn. Như bài bên dưới, ta đưa ra mô hình gồm IC đếm 4 bit và IC giải mã 74LS138. Khi có xung thì bộ đếm 4 bit sẽ bắt đầu đếm từ 0000 đến 1111 nhưng ta chỉ cần đếm từ 000 đến 111 nên chỉ chọn 3 ngõ ra...
12p zeroduong13 16-11-2010 131 25 Download
-
Những khai báo package tổng hợp thông tin cần cho một hay nhiều entity trong thiết kế. Thông tin này bao gồm các khai báo kiểu dữ liệu, khai báo tín hiệu, khai báo chương trình con và khai báo component. Chú ý: Những tín hiệu khai báo trong package không thể dùng được cho nhiều entity. Nếu cả hai entity dùng một tín hiệu từ một package được định nghĩa thì mỗi entity phải có một định nghĩa riêng cho tín hiệu đó. *Cú pháp Package package_name is [package_declarative_item] End [package_name]; *Giải thích + Package_name: tên của package +...
6p zeroduong13 16-11-2010 141 31 Download
-
Giao diện đồ họa Sau khi setup MAX+PLUS®II, chúng ta phải setup license cho chương trình MAX+PLUS®II. Nếu không, tuy chương trình được setup xong nhưng MAX+PLUS®II chỉ cho phép dùng một số trình ứng dụng của MAX+PLUS®II, còn lại một số trình ứng dụng khác không thể sử dụng được. Chúng ta có thể tải license trên webside của Altera tại www.Altera.com. Đây chỉ là bảng miễn phí dành cho sinh viên nghiên cứu, không phải là bảng full. Muốn có bảng full, chúng ta phải mua qua mạng. Tuy nhiên, với phiên bản dành cho sinh viên, chúng...
13p zeroduong13 16-11-2010 105 26 Download
-
tổng hợp tất cả các thiết kế đối với họ FPGA, CPLD hoặc ASIC của các hãng như: Xilinx, Altera, Quicklogic, Atmel, …. Nó đưa ra các sơ đồ thiết kế, các thiết kế bằng ngôn ngữ Verilog và VHDL, chương trình gỡ lỗi (register transfer level) để tổng hợp logic, tối ưu hóa những ràng buộc cơ bản, phân tích định thời, đóng gói place and route và kiểm tra lại sơ đồ. LeonardoSpectrum có khả năng định cấu hình ở ba mức khác nhau: Mức 1: là một công nghệ FPGA riêng dễ sử dụng, công cụ...
10p zeroduong13 16-11-2010 257 70 Download