intTypePromotion=1
zunia.vn Tuyển sinh 2024 dành cho Gen-Z zunia.vn zunia.vn
ADSENSE

Chip tái cấu hình

Xem 1-20 trên 20 kết quả Chip tái cấu hình
  • Bài viết Xây dựng mô hình cấu hình lại từng phần động cho mạng trên chip trên FPGA trình bày một mô hình cấu hình lại từng phần động trên FPGA cho mạng trên chip. Mô hình cho phép cấu hình lại kích thước các bộ đệm trong bộ định tuyến tại thời gian chạy thích nghi theo trạng thái lưu lượng của các ứng dụng đưa vào mạng để tối ưu các thông số như độ trễ, thông lượng hay năng lượng tiêu thụ.

    pdf5p vijaguar 16-11-2022 25 4   Download

  • Bài viết nghiên cứu về thuật toán mã hóa khối hạng nhẹ Crypt(BM)- _64A và mô hình đánh giá hiệu quả trên phần cứng có khả năng tái cấu hình FPGA (Field-programmable gate array). Trên cơ sở đó tiến hành thực thi thuật toán mã hóa khối Crypt(BM)_64A trên chip Virtex6-XC6VLX75T/FF484 ở chế độ vòng mã hóa cơ sở để đánh giá tính phù hợp của nó cho các ứng dụng không dây thông qua các chi phí về tài nguyên, thông lượng,...

    pdf8p vimichaeldell 04-12-2021 23 4   Download

  • Bài viết sử dụng một cách tiếp cận mới để giải quyết bài toán ánh xạ các ứng dụng có thể điều chỉnh mức chất lên nền tảng NoC có khả năng cấu hình lại được với ràng buộc tài nguyên mà vẫn đảm bảo chất lượng dịch vụ tổng thể tối đa cho các ứng dụng, đó là sự kết hợp giữa chiến lược chọn vùng gần lồi (near convex region) và thuật toán tiến hóa đa mục tiêu NSGA2. Kết quả mô phỏng chỉ ra rằng cách tiếp cận mới này cải thiện trung bình lên đến 36,11% chất lượng dịch vụ tổng thể so với một vài giải pháp đã tồn tại.

    pdf14p tunelove 12-06-2021 38 2   Download

  • Mục tiêu nghiên cứu của luận án là đề xuất giải pháp tái cấu hình cho các kiến trúc truyền thông mạng trên chip, có thể ứng dụng trong các hệ thống phức hợp, có độ tích hợp cao. Việc xây dựng được các giải pháp tái cấu hình cho hệ thống phức hợp sẽ cho phép người thiết kế xây dựng được các kiến trúc chung không chỉ một ứng dụng mà là một dải ứng dụng khác nhau.

    pdf161p tamynhan0 04-07-2020 35 6   Download

  • ục tiêu nghiên cứu của luận án là đề xuất giải pháp tái cấu hìnhcho các kiến trúc truyền thông mạng trên chip, có thể ứng dụng trong các hệ thống phức hợp, có độ tích hợp cao. Việc xây dựng được các giải pháp tái cấu hình cho hệ thống phức hợp sẽ cho phép người thiếtkế xây dựng được các kiến trúc chung không chỉ một ứng dụng mà làmột dải ứng dụng khác nhau.

    pdf34p tamynhan0 04-07-2020 38 2   Download

  • Mục tiêu chính của luận án tập trung vào phát triển một nền tảng phần cứng nhúng đa lõi cấu hình lại được kiến trúc NoC trên FPGA theo các yêu cầu thay đổi của các ứng dụng và triển khai các ứng dụng có thể điều chỉnh mức chất lượng lên nền tảng hệ thống này tại thời gian chạy.

    pdf107p cotithanh000 07-10-2019 23 5   Download

  • Bài viết tập trung vào phát triển nền tảng phần cứng cấu hình lại được tại thời gian chạy trên FPGA dựa theo kiến trúc NoC. Nền tảng này có khả năng cấu hình lại các mô đun cho lớp truyền thông NoC để tối ưu hóa cấu trúc truyền thông theo yêu cầu thay đổi của ứng dụng nhằm nâng cao hiệu quả sử dụng tài nguyên và cải thiện hiệu năng mạng hoặc cấu hình lại lớp tính toán khi có ứng dụng mới triển khai lên nền tảng một cách linh hoạt.

    pdf5p viuzumaki2711 09-05-2019 46 1   Download

  • Trong luận án này, tác giả cũng phát triển phương pháp mô hình hóa, mô phỏng đa lớp sử dụng các ngôn ngữ mô tả phần cứng khác nhau (C++, SystemC, VHDL) để xây dựng nền tảng đánh giá hoạt động truyền thông mạng trên chip. Nền tảng đề xuất cho phép mô phỏng và đánh giá nhanh hiệu năng truyền thông mạng trên chip với các kịch bản đánh giá đa dạng cho cả mạng trên chip và mạng trên chip tái cấu hình.

    pdf34p hanh_tv27 06-04-2019 57 3   Download

  • Mục tiêu nghiên cứu của luận án là đề xuất giải pháp tái cấu hình cho các kiến trúc truyền thông mạng trên chip, có thể ứng dụng trong các hệ thống phức hợp, có độ tích hợp cao. Việc xây dựng được các giải pháp tái cấu hình cho hệ thống phức hợp sẽ cho phép người thiết kế xây dựng được các kiến trúc chung không chỉ một ứng dụng mà là một dải ứng dụng khác nhau...

    pdf161p hanh_tv26 04-04-2019 42 7   Download

  • Bài báo giới thiệu công nghệ PSoC là một công nghệ mới cho phép thiết kế và chế tạo ra các chip chuyên dụng cho các hệ đo và điều khiển tự động với giá thành rất cạnh tranh. Với khả năng tái cấu hình động, xử lý tín hiệu hỗn hợp và khả năng truyền thông phong phú PSoC đang là một cơ hội cho chúng ta phát triển được các sản phẩm công nghệ cao có sức cạnh tranh trên thị trường trong nước và thế giới.

    pdf6p uocvongxua10 18-09-2015 81 3   Download

  • PSoC là một từ viết tắt của cụm từ tiếng anh Programmable System on Chip, nghĩa là hệ thống khả trình trên một chíp. Các chíp chế tạo theo công nghệ PSoC cho phép thay đổi được cấu hình đơn giản bằng cách gán chức năng cho các khối tài nguyên có sẵn trên chíp. Hơn nữa nó còn có thể kết nối tương đối mềm dẻo các khối chức năng với nhau hoặc giữa các khối chức năng với các cổng vào ra. Chính vì vậy mà PSoC có thể thay thế cho rất nhiều chức năng nền của một số hệ thống cơ...

    pdf0p vanhieukty2k 23-08-2012 146 47   Download

  • 1/ Một mặt cầu bn kính R đi qua 8 đỉnh của một hình lập phương. Tính cạnh a của hình lập phương đó theo R. 2/ Cho hình chĩp đều S.ABCD cĩ cạnh đáy bằng a, gĩc SAC bằng 600 . Xc định tm v bn kính mặt cầu ngoại tiếp hình chĩp S.ABCD. 3/Cho một hình nĩn cĩ đường cao bằng 12 cm , bn kính đáy bằng 16 cm. Tính diện tích xung quanh của hình nĩn đó . 4/Cho hai điểm A, B cố định , một đường thẳng l thay đổi luơn luơn đi qua...

    pdf6p lotus_5 28-01-2012 77 7   Download

  • Các loại chíp hỗ trợ: nằm bên trong bo mạch chủ hay nằm trong các thiết bị ngoại vi của máy tính các con chip quan trọng sẽ giữ vai trò điều khiển thiết bị và liên lạc với hệ điều hành qua bộ điều vận hay qua phần sụn. Bộ nhớ: là thiết bị bên trong bo mạch chủ giữ nhiệm vụ trung gian cung cấp các mệnh lệnh cho CPU và các dữ liệu từ các bộ phận như là BIOS, phần mềm, kho lưu trữ, chuột đồng thời tải về cho các bộ phận vừa kể kết...

    ppt55p luyquoc 08-06-2011 427 101   Download

  • Phụ lục B: B.1. Driver điều khiển động cơ DC L298N (hình 1) là một driver chip tích hợp sẵn hai mạch cầu H bên trong với chuẩn điều khiển TTL, không có diode nội bảo vệ Mosfet. Chịu tải tối đa trên mỗi cầu là 2A, điện áp 40VDC. Logic ‘0’ ở ngõ vào lên tới 1.5V ( khả năng khử nhiễu cao) Sử dụng dạng đóng gói Multiwatt15. Các thông số cần thiết khác của L298N có thể được tìm thấy tại trang web của hãng STMicroelectronics [STElectro] Hình B.1: L298N B.1.1. Những yêu cầu đặt ra Trong thực tế ứng dụng...

    pdf5p thanhtuanpro 20-02-2011 256 99   Download

  • Trong đề tài này em xử dụng chíp PSoC cho việc điều chế tín hiệu sin PWM. PSoC là từ viết tắt của cụm từ tiếng anh Programmable System on Chip, nghĩa là hệ thống khả trình trên một chíp. Các chíp chế tạo theo công nghệ PSoC cho phép thay đổi được cấu hình đơn giản bằng cách gán chức năng cho các khối tài nguyên có sẵn trên chíp. Hơn nữa nó còn có thể kết nối tương đối mềm dẻo các khối chức năng với nhau hoặc giữa các khối chức năng với các cổng vào ra....

    pdf5p conloc01 26-11-2010 189 61   Download

  • Cửa sổ Timing Simulator Click vào Start để bắt đầu mô phỏng. Nếu mô phỏng thành công màn hình sẽ hiển thị thông báo sau: Click OK. Sau đó click vào Open SCF để xem dạng sóng mô phỏng. Hình: Màn hình chọn thời gian mô phỏng. VIII. Nạp chương trình vào KIT UP2 Khi soạn thảo, gán chân và biên dịch xong, chương trình sẽ tạo ra file .pof là file để nạp vào chip. Nhấp vào Max+Plus II= Programmer, thấy xuất hiện hộp thoại: Hình: Hộp thoại để tải chương trình vào chip Nhấp vào chương trình sẽ tự nạp đến khi...

    pdf7p zeroduong13 16-11-2010 120 25   Download

  • Board UP2 Education cung cấp các tài nguyên hỗ trợ cho chip FLEX10K. Chân của chip FLEX10K được gán lại cho công tắc và LEDs trên mạch. Kết nối JTAG chain với cáp ByteBlaster II. Socket cho cấu hình thiết bị EPC1. Hai nút công tắc tạm thời. Một công tắc DIP thuộc hệ 8. Hai Led 7 đoạn. Bộ dao động trên mạch (25.175 Mhz) Cổng VGA Cổng chuột Ba cổng mở rộng, mỗi cổng 42 chân I/O và 7 chân toàn cục. a. Nút ấn FLEX_PB1 và FLEX_PB2 FLEX_PB1 và...

    pdf9p zeroduong13 16-11-2010 131 41   Download

  • XTAL1 và XTAL2 là ngõ vào và ngõ ra của mạch khuyếch đại đảo được cấu hình để sử dụng làm mạch dao động bên trong chip, như được trình bày ở hình 8.4. Hoặc một tinh thể thạch anh hoặc một mạch cộng hưởng gốm được sử dụng bên ngoài tại các chân này. Để kích chip vi điều khiển từ một nguồn xung clock bên ngoài, XTAL2 được thả nổi (không kết nối) trong khi XTAL1 nhận tín hiệu từ mạch dao động bên ngoài như ở hình 8.5. Không có yêu cầu nào về chu kỳ nhiệm...

    pdf8p dangcay_20 09-10-2010 194 55   Download

  • Tài liệu học tập - Kết nối Internet bằng Modem ADSL. Điều kiện: Hệ điều hành: Windows 98; 98SE; Windows Millenium, Windows 2000; Windows XP. Cấu hình tối thiểu: Intel Pentium 233MHz trở lên; 128 MB RAM cho Windows 2000/XP Home, 64MB RAM cho Windows 98Se/ME; ổ cứng còn trống 100MB; ổ CD ROM Máy tính có cổng USB hoặc có mạng Ethernet ( nếu bạn dùng trong mạng LAN cho nhiều máy).

    doc11p minhly89prond 03-10-2010 103 20   Download

  • Dual BIOS là gì ?  Dual BIOS thực chất là một công nghệ cho phép mainboard của bạn được tích hợp hai chip BIOS. Một loại được gọi là Main BIOS (BIOS chính) và một loại được gọi là Backup BIOS (BIOS dự phòng). Xử lý các thông báo lỗi thường xuất hiện ngay sau tiến trình POST có liên quan đến các thông số vừa thiết lập hoặc do các nguyên nhân khác có liên quan đến BIOS.

    ppt36p cuembenxe 03-05-2010 562 249   Download

CHỦ ĐỀ BẠN MUỐN TÌM

ADSENSE

nocache searchPhinxDoc

 

Đồng bộ tài khoản
2=>2