intTypePromotion=1
zunia.vn Tuyển sinh 2024 dành cho Gen-Z zunia.vn zunia.vn
ADSENSE

Lập trình cho fpga

Xem 1-20 trên 36 kết quả Lập trình cho fpga
  • Bài giảng "Xử lý tin hiệu số với FPGA" Chương 2: Lặp lại ràng buộc, cung cấp cho người học những kiến thức như: Giới thiệu (Đọc Phần 1.1, 1.3); các chương trình không kết thúc yêu cầu hoạt động theo thời gian thực; các ứng dụng đưa ra các giới hạn tốc độ khác nhau (ví dụ: giọng nói, âm thanh, modem cáp, hộp giải mã tín hiệu, Gigabit ethernet, Đồ họa 3-D);... Mời các bạn cùng tham khảo!

    pdf24p sanhobien72 22-07-2024 2 2   Download

  • Mục tiêu nghiên cứu của luận án "Nghiên cứu phát triển chip cho hệ điều khiển tựa từ thông rotor động cơ xoay chiều ba pha trên nền tảng FPGA" nhằm thiết kế chip điều khiển mạch vòng dòng điện cho động cơ xoay chiều ba pha; phát triển thiết kế phần cứng/ phần mềm của thuật toán điều khiển dựa trên nền tảng FPGA; thiết kế cấu trúc điều khiển bền vững cho động cơ xoay chiều ba pha sử dụng thuật toán kháng nhiễu.

    pdf165p gaupanda012 03-02-2024 13 6   Download

  • Mục tiêu của luận án "Nghiên cứu phát triển chip cho hệ điều khiển tựa từ thông rotor động cơ xoay chiều ba pha trên nền tảng FPGA" nhằm thiết kế chip điều khiển mạch vòng dòng điện cho động cơ xoay chiều ba pha; phát triển thiết kế phần cứng/ phần mềm của thuật toán điều khiển dựa trên nền tảng FPGA; thiết kế cấu trúc điều khiển bền vững cho động cơ xoay chiều ba pha sử dụng thuật toán kháng nhiễu.

    pdf27p gaupanda012 03-02-2024 13 4   Download

  • Tóm tắt Luận án Tiến sĩ Kỹ thuật "Nghiên cứu phát triển chip cho hệ điều khiển tựa từ thông rotor động cơ xoay chiều ba pha trên nền tảng FPGA" được nghiên cứu với mục tiêu: Thiết kế chip điều khiển mạch vòng dòng điện cho động cơ xoay chiều ba pha; Thiết kế cấu trúc điều khiển bền vững cho động cơ xoay chiều ba pha sử dụng thuật toán kháng nhiễu.

    pdf27p vijeff 01-12-2023 12 4   Download

  • Bài viết Thiết kế DDR3 SDRAM controller trên nền tảng FPGA trình bày các nghiên cứu, thiết kế khối điều khiển bộ nhớ cho DDR3 SDRAM, bao gồm việc thiết kế giản đồ máy trạng thái (FSM), mô phỏng các chức năng như thiết lập trạng thái khởi động, thiết lập các chế độ hoạt động, hoạt động làm tươi, ghi đọc dữ liệu trên SDRAM theo tiêu chuẩn JEDEC và các đặc tả kỹ thuật của MICRON.

    pdf5p visaleen 30-10-2022 23 5   Download

  • Giáo trình Vi mạch số lập trình trình bày được cấu tạo, đặc tính của các họ vi mạch số lập trình được như: PLD, CPLD, FPGA...theo nội dung đã học; Phân tích được các mạch ứng dụng vi mạch số lập trình được CPLD, FPGA theo tiêu chuẩn nhà sản xuất. Mời các bạn cùng tham khảo nội dung phần 2 giáo trình!

    pdf189p namkimcham25 19-07-2022 29 7   Download

  • Nội dung giáo trình được bố cục bao gồm 7 bài với nội dung như sau: Giới thiệu chung về PLD, CPLD và FPGA; Họ CPLD; Họ FPGA; Qui trình thiết kế cho CPLD và FPGA của hãng Xilinx; Phần mềm ISE và modelsim; Ngôn ngữ Verilog HDL; Mốt số chương trình ứng dụng. Mời các bạn cùng tham khảo nội dung phần 1 giáo trình!

    pdf74p namkimcham25 19-07-2022 43 5   Download

  • Mục tiêu tạo ra bộ nghịch lưu ba pha ba bậc tăng áp có ngõ ra điện áp được cải thiện hơn về độ gợn sóng và tần số ổn định hơn. Bộ nghịch lưu sử dụng một nguồn Vdc, mạng trở kháng trung gian của bộ nghịch lưu này bao gồm một cuộn cảm, hai tụ điện, bốn diode, hai linh kiện chuyển mạch tích cực và sử dụng phương pháp điều chế độ rộng xung PWM để điều khiển các linh kiện chuyển mạch. Trong đó, Card DSP TMS320F28355 được lập trình để tạo xung ngõ ra cho mạch kích hoạt động đồng thời sử dụng board mạch FPGA Cyclone II EP2C5T144C8 để thực hiện các thuật toán logic.

    pdf108p xylitollimemint 08-11-2019 111 26   Download

  • Ứng dụng công nghệ FPGA vào thiết kế, chế tạo các thiết bị điện khai thác thế mạnh của kĩ thuật lập trình, tạo sự mềm dẻo linh hoạt và hiệu quả cho thiết kế phần cứng. Bài báo này trình bày thiết kế mạch truyền, nhận dữ liệu 8 bit giữa FPGA (sử dụng bản mạch DE1 của hãng Altera) và máy tính theo chuẩn giao tiếp UART chuyển cổng USB. Sản phẩm thiết kế ứng dụng hiệu quả trong điều khiển tự động.

    pdf10p vihercules2711 20-03-2019 265 36   Download

  • Bài báo này trình bày các bước thiết kế, mô phỏng bằng Simulink/Modelsim và thực nghiệm trên Kit DE2-70 bộ điều khiển tốc độ cho PMSM bằng phương pháp vector dựa trên công nghệ FPGA. Nội dung bài báo gồm 3 phần chính: Đầu tiên thuật toán SVPWM và phương pháp điều khiển vector được xây dựng và áp dụng; Tiếp theo, ngôn ngữ lập trình mô tả phần cứng được sử dụng để thực thi thuật toán điều khiển; Các bước mô phỏng chi tiết được xây dựng nhằm kiểm tra tính đúng đắn của từng phần thuật toán điều khiển.

    pdf6p cathydoll5 27-02-2019 181 10   Download

  • Robot tự hành hay robot di động (mobile robot) được định nghĩa là một loại xe có khả năng tự dịch chuyển, tự vận động (có thể lập trình lại được) duới sự điều khiển tự động hoàn thành một công việc được giao. Theo lý thuyết, môi trường hoạt động của robot tự hành có thể là mặt đất, nuớc, không khí, không gian vũ trụ hay tổ hợp giữa chúng. Ðịa hình bề mặt mà robot di chuyển trên đó có thể bằng phẳng hoặc thay đổi, lồi lõm. Ðề tài nghiên cứu này đi sâu nghiên cứu ứng dụng FPGA để xây dựng hệ điều khiển robot tự hành.

    pdf4p doctorstrange1 21-06-2018 105 14   Download

  • Công nghệ FPGA là công nghệ mảng lập trình được dạng trường, một hệ thống điều khiển mờ (FC) kết hợp với mạng nơ ron hàm cơ sở xuyên tâm (RBF NN) được áp dụng cho động cơ đồng bộ tuyến tính nam châm vĩnh cửu (PMLSM) trong bài báo. Đầu tiên, mô hình toán học của động cơ đồng bộ tuyến tính nam châm vĩnh cửu được xác định, tiếp đó để nâng cao chất lượng của hệ thống điều khiển PMLSM một bộ điều khiển mờ cùng với bộ chỉnh định thông số luật mờ được thiết kế cho vòng điều chỉnh vị trí hệ thống điều khiển PMLSM để chống lại sự ảnh hưởng của tính chất của hệ và tải ngoài.

    pdf6p blackwidow123 15-06-2018 62 5   Download

  • Bài giảng "Thiết kế IC - Phần 3: FPGA" cung cấp cho người học các kiến thức: Kiến trúc PAL - PROM, kiến trúc GAL, kiến trúc FPGA, vì sao FPGA lập trình được, khối logic lập trình được, phân loại FPGA theo độ phức tạp của đơn vị xử lý,... Mời các bạn cùng tham khảo nội dung chi tiết.

    pdf8p doinhugiobay_04 27-11-2015 67 5   Download

  • (NB) Phần 2 Giáo trình Công nghệ vi điện tử gồm các nội dung: Bộ nhớ, cấu trúc linh kiện FPGA và các công nghệ lập trình, ngôn ngữ lập trình VHDL. Tham khảo nội dung giáo trình để nắm bắt nội dung chi tiết.

    pdf40p uocvong06 10-10-2015 169 38   Download

  • Để nâng cao khả năng thí nghiệm rơ le và nhất là tự động hóa trong công tác thí nghiệm, báo cáo trình bày nguyên tắc thực hiện hợp bộ thí nghiệm rơ le dă chức năng với phần điều khiển sử dụng FPGA-Cyclone II-EP2C35-672C6 và dsPIC30F4011. Việc sử dụng FPGA và dsPIC cho phép điều khiển song song nhiều kênh dòng điện, điện áp hoạt động độc lập nhau về pha, tần số và biên độ. Kết quả thực hiện cho thấy hợp bộ thí nghiệm này có thể đáp ứng hầu hết các yêu cầu thử nghiệm của rơ le kỹ thuật số.

    pdf5p uocvongxua09 04-09-2015 95 15   Download

  • Cuốn sách Bài giảng Thiết kế vi mạch lập trình được gồm có 4 chương.

    pdf140p ngocluu84 15-03-2014 718 268   Download

  • Quy tắc đặt tên áp dụng cho tên file module, tên tín hiệu, tên các thông số do người thiết kế tạo ra. Tên project trùng tên file với module chính (top module). Top module là module kết nối tất cả các module con (sub-module). Tên file trùng tên module: .v Tên chỉ gồm ký tự chữ cái (phân biệt chữ hoa và chữ thường), số và dấu gạch dưới và phải bắt đầu với một ký tự chữ. Không dùng các tên như VDD, VCC, VSS, GND, VREF kể cả chữ hoa và chữ thường. Không trùng các từ khóa của ngôn ngữ lập trình. Không...

    pdf22p phi_thien_dao 30-05-2013 219 63   Download

  • Tín hiệu điện tâm đồ (ECG) có thể bị trộn lẫn với rất nhièu loại ồn khi đo và thu thập dữ liệu. Một vài giải thuật dựa trên biến đổi sóng con đã được phát triển để loại ồn các tín hiệu ECG. Nhằm để loại bỏ hiện tượng Pseudo-Gibbs với các dạng sóng Q, S khi biến đổi sóng con rời rạc (DWT) và thiết kế mạch trên dãy cổng khả lập trình (FPGA) để loại ồn tín hiệu ECG, trong bài báo này, một kiểu loại ồn khác được đưa ra dựa trên DWT theo mô hình...

    pdf7p tuanlocmuido 13-12-2012 85 9   Download

  • Mục đích chính của đề tài này là nghiên cứu việc lập trình cho FPGA dựa trên các ngôn ngữ mô tả phần cứng (HDL), kiểm nghiệm kết quả dựa trên các công cụ mô phỏng (Simulation Tools),và cuối cùng là cho thi hành trên Kit thực hành FPGA Spartan3 của hãng Xilinx,.Cụ thể ở đề tài là xây dựng một bộ điều khiển SRAM (SRAM Controller) trên nền FPGA, thực thi việc giao tiếp giữa SRAM với hệ thống Vi xử lý...

    pdf5p svdanang003 16-10-2011 198 26   Download

  • Chương 7:Cấu trúc linh kiện FPGA và các công nghệ lập trình CẤU TRÚC LINH KIỆN FPGA VÀ CÁC CÔNG NGHỆ LẬP TRÌNH 7.1. Tổng quát FPGA FPGA là một thiết bị cấu trúc logic có thể được người sử dụng lập trình trực tiếp mà không cần phải sử dụng bất kì một công cụ chế tạo mạch tích hợp nào. Các thiết bị lập trình đóng vai trò quan trọng lâu dài trong thiết kế các phần cứng số. chúng là các chíp đa dụng có thể được cấu hình theo nhiều cách cho nhiều ứng dụng. Loại đầu tiên...

    pdf7p grayswan 27-06-2011 256 87   Download

CHỦ ĐỀ BẠN MUỐN TÌM

ADSENSE

nocache searchPhinxDoc

 

Đồng bộ tài khoản
2=>2