Cấu trúc một FPGA
-
Bài viết Xây dựng mô hình cấu hình lại từng phần động cho mạng trên chip trên FPGA trình bày một mô hình cấu hình lại từng phần động trên FPGA cho mạng trên chip. Mô hình cho phép cấu hình lại kích thước các bộ đệm trong bộ định tuyến tại thời gian chạy thích nghi theo trạng thái lưu lượng của các ứng dụng đưa vào mạng để tối ưu các thông số như độ trễ, thông lượng hay năng lượng tiêu thụ.
5p vijaguar 16-11-2022 25 4 Download
-
Bài viết đề xuất một kiến trúc mạng nơ-ron nhân tạo lan truyền thẳng 2 lớp ứng dụng trong bài toán nhận dạng chữ số viết tay thực thi trên phần cứng cấu hình lại FPGA (Field Programmable Gate Array). Kiến trúc mạng nơ-ron đề xuất được tổng hợp và thử nghiệm trên thiết bị FPGA Virtex-5 XC5VLX110T của Xilinx. Kết quả thử nghiệm với tập dữ liệu chữ số viết tay MNIST cho tỉ lệ nhận dạng đúng là 90.88%. Mạng nơron được thiết kế chiếm 41% tài nguyên phần cứng, đạt tần số hoạt động tối đa là 205 MHz.
4p wangziyi_1307 26-04-2022 46 3 Download
-
Bài viết đề xuất cấu trúc mới của bộ giải mã cầu K-best và tổng hợp thiết kế trên phần cứng có thể cấu hình lại FPGA đối với các hệ thống đa đầu vào đa đầu ra MIMO được ghép kênh không gian. Mục tiêu là đề xuất một kiến trúc đơn giản hóa dựa trên thuật toán giải mã cầu K-best và cải thiện đáng kể tính phù hợp cho việc triển khai phần cứng.
6p vistephenhawking 26-04-2022 22 3 Download
-
Đề xuất kiến trúc NoC hiệu năng cao bao gồm kiến trúc bộ định tuyến và bộ giao tiếp mạng. Xây dựng nền tảng phần cứng đa lõi linh hoạt có khả năng cấu hình lại được từng phần trên FPGA dựa trên kiến trúc NoC. Nền tảng này cho phép thay đổi tự động một số mô đun trong lớp truyền thông hoặc lớp tính toán của NoC tại thời gian chạy để thích nghi với các yêu cầu thay đổi của các ứng dụng. Xây dựng và đề xuất các thuật toán cho bài toán ánh xạ các ứng dụng có thể điều chỉnh mức chất lượng vào nền tảng phần cứng cấu hình lại được dựa trên NoC.
27p manhinh999 10-12-2019 31 3 Download
-
Mục tiêu chính của luận án tập trung vào phát triển một nền tảng phần cứng nhúng đa lõi cấu hình lại được kiến trúc NoC trên FPGA theo các yêu cầu thay đổi của các ứng dụng và triển khai các ứng dụng có thể điều chỉnh mức chất lượng lên nền tảng hệ thống này tại thời gian chạy.
107p cotithanh000 07-10-2019 23 5 Download
-
Thiết kế vi mạch dựa trên ngôn ngữ VHDL được có cấu trúc gồm 6 chương cung cấp cho người đọc những vấn đề cơ bản nhất về ngôn ngữ VHDL. Đây là một tài liệu được biên soạn dành riêng cho các bạn sinh viên chuyên ngành công nghệ thông tin và điện tử. Mời các bạn cùng tham khảo phần 2 tài liệu được chia sẻ dưới đây.
138p thuongdanguyetan05 15-07-2019 92 23 Download
-
Bài viết đề xuất giải pháp cứng hóa thuật toán Hadamard bằng công nghệ FPGA kết hợp với kiến trúc pipeline nhằm vừa bảo đảm được tốc độ vừa nâng cao độ tin cậy hệ thống do có cấu trúc đơn giản hơn.
10p visumika2711 17-07-2019 39 3 Download
-
Bài viết này giới thiệu, phân tích cấu trúc tổng quát của Virtex-7 VC709 và nêu ra một số ứng dụng cơ bản của Virtex-7 nhằm giúp các nhà nghiên cứu có thể sử dụng kit trong các ứng dụng sau này.
5p viboruto2711 16-05-2019 31 3 Download
-
Bài viết tập trung vào phát triển nền tảng phần cứng cấu hình lại được tại thời gian chạy trên FPGA dựa theo kiến trúc NoC. Nền tảng này có khả năng cấu hình lại các mô đun cho lớp truyền thông NoC để tối ưu hóa cấu trúc truyền thông theo yêu cầu thay đổi của ứng dụng nhằm nâng cao hiệu quả sử dụng tài nguyên và cải thiện hiệu năng mạng hoặc cấu hình lại lớp tính toán khi có ứng dụng mới triển khai lên nền tảng một cách linh hoạt.
5p viuzumaki2711 09-05-2019 46 1 Download
-
Cấu trúc của luận văn được bố cục thành 3 chương: Chương 1 đề cập đến một số phương pháp tấn công và bảo vệ thiết kế FPGA. Chương 2 đề cập đến giải pháp bảo vệ thiết kế FPGA thông qua vi mạch xác thực. Giải pháp mã hóa thiết kế FPGA sẽ được trình bày trong. Chương 3. Cuối cùng là một số kết luận và hướng phát triển tiếp theo.
39p hanh_tv26 04-04-2019 63 7 Download
-
Sử dụng lý thuyết mạch khóa (Switching Theory) để thẩm định khả năng giảm trễ thao tác trong Pipeline chức năng đạt mức cực tiểu (Minimal Latency - ML), bài báo đề xuất phương pháp tái cấu hình Pipeline bằng phương pháp phân hoạch có sử dụng công nghệ FPGA để thiết lập cấu hình nhanh áp dụng trong thiết kế các hệ xử lý song song chuyên dụng nhằm nâng cao tốc độ tính toán.
5p cumeo2004 02-07-2018 68 3 Download
-
Bài báo tập trung vào việc nghiên cứu, tìm hiểu cấu trúc của lõi vi xử lý Picoblaze, từ đó đưa ra phương thức triển khai và thực thi lõi vi xử lý này lên một chip FPGA. Các kết quả đạt được sẽ phục vụ cho mục đích so sánh, đánh giá cách thức và hiệu năng hoạt động của lõi này với một số lõi vi xử lý khác.
10p sieunhansoibac7 26-04-2018 90 2 Download
-
Bài báo trình bày phương pháp phân tích và tổng hợp các bộ điều khiển số động cơ một chiều không tiếp xúc 3 pha để đưa ra các hàm điều khiển logic và cấu trúc của thiết bị điều khiển trên cơ sở ứng dụng công nghệ FPGA/CPLD.
4p uocvongxua10 18-09-2015 89 4 Download
-
Báo cáo thực tập: Thiết kế vi mạch trên FPGA giới thiệu về tổng quan về các phương pháp thiết kế vi mạch; tổng quan về VHDL; tổng quan về FPGA; thiết kế vi mạch trên FPGA. Mời các bạn tham khảo báo cáo để nắm bắt nội dung chi tiết.
71p warvn1 16-03-2015 364 69 Download
-
Khóa luận tốt nghiệp Điện tử viễn thông: Thực hiện hệ thống MIMO STBC trên Board FPGA Arria V được thực hiện nhằm tìm hiểu về cấu trúc và cách nạp một thiết kế lên Board, thiết kế thử nghiệm hệ thống MIMO trên nền DSP Builder và kiểm tra đánh giá hệ thống.
80p nvhon210392 06-01-2015 204 41 Download
-
Cuốn sách Bài giảng Thiết kế vi mạch lập trình được gồm có 4 chương.
140p ngocluu84 15-03-2014 718 268 Download
-
Mô hình Markov ẩn (HMM) là một mô hình thống kê, thích hợp ứng dụng trong việc nhận dạng mẫu: tiếng nói, hình ảnh và chữ viết… HMM được ứng dụng rộng rãi trong những năm gần đây vi hai lý do. Thứ nhất, mô hình có độ chính xác cao trong nhiều ứng dụng; Thứ hai, cấu trúc mô hình có thể thay đổi dễ dàng cho phù hợp với từng ứng dụng cụ thể.
7p sunshine_2 18-07-2013 258 33 Download
-
Chương 7:Cấu trúc linh kiện FPGA và các công nghệ lập trình CẤU TRÚC LINH KIỆN FPGA VÀ CÁC CÔNG NGHỆ LẬP TRÌNH 7.1. Tổng quát FPGA FPGA là một thiết bị cấu trúc logic có thể được người sử dụng lập trình trực tiếp mà không cần phải sử dụng bất kì một công cụ chế tạo mạch tích hợp nào. Các thiết bị lập trình đóng vai trò quan trọng lâu dài trong thiết kế các phần cứng số. chúng là các chíp đa dụng có thể được cấu hình theo nhiều cách cho nhiều ứng dụng. Loại đầu tiên...
7p grayswan 27-06-2011 256 87 Download
-
Đây là tổng số hạng bù và được thực hiện như một ngỏ vào của mảng AND, nó cho phép bổ sung thêm nhiều tổ hợp. 4. HoÏ vi mạch FPGA ( Field Progammable Gate Array). Họ FPGA được Signetics giới thiệu vào năm 1977 được sử dụng để thay thế cho những cổng nhiều ngõ vào tiêu chuẩn, cấu trúc của nó bao gồm một mảng AND lập trình, với lập trình cực tính ở ngõ ra. Chỉ với một cổng AND có thể biến đổi thành cổng NAND, NOR hay cổng OR...
10p phuoctam27 15-06-2011 60 4 Download
-
Ngoài ra vi mạch còn được thiết kế một mảng bổ sung (mảng bù). Đây là tổng số hạng bù và được thực hiện như một ngỏ vào của mảng AND, nó cho phép bổ sung thêm nhiều tổ hợp. 4. HoÏ vi mạch FPGA ( Field Progammable Gate Array). Họ FPGA được Signetics giới thiệu vào năm 1977 được sử dụng để thay thế cho những cổng nhiều ngõ vào tiêu chuẩn, cấu trúc của nó bao gồm một mảng AND lập trình, với lập trình cực tính ở ngõ ra. Chỉ với một cổng AND có thể biến...
10p bichtram864 27-05-2011 88 12 Download