Bài giảng : Mạch tuần tự Flip Flop và ghi dịch part 1

Chia sẻ: Awtaf Csdhhs | Ngày: | Loại File: PDF | Số trang:10

0
278
lượt xem
69
download

Bài giảng : Mạch tuần tự Flip Flop và ghi dịch part 1

Mô tả tài liệu
  Download Vui lòng tải xuống để xem tài liệu đầy đủ

Tham khảo tài liệu 'bài giảng : mạch tuần tự flip flop và ghi dịch part 1', kỹ thuật - công nghệ, điện - điện tử phục vụ nhu cầu học tập, nghiên cứu và làm việc hiệu quả

Chủ đề:
Lưu

Nội dung Text: Bài giảng : Mạch tuần tự Flip Flop và ghi dịch part 1

  1. NỘI DUNG CHÍNH:
  2. KHÁI QUÁT: Mạch số được chia ra làm 2 loại lớn: Mạch tuần tự (Sequential circuit) Mạch tổ hợp (Combinational circuit) •Tính nhớ Trạng •Tính đồng bộ thái trước đó Mạch tổ hợp Mạch tuần tự Trạng thái ngõ vào
  3. 5.1 MẠCH CHỐT RS VÀ FLIP FLOP RS Q S Ngõ Ngõ Chốt ra vào R Q Hình: Mạch chốt RS Nhận xét: Mạch có 2 ngõ vào là R và S và 2 ngõ ra Q và Q trong đó 2 ngõ ra bao giờ cũng bù nhau
  4. 5.1 MẠCH CHỐT RS VÀ FLIP FLOP RS 1. Cấu tạo mạch chốt: Được tạo bởi 2 cổng NAND có hồi tiếp chéo. Hai ngõ vào được gọi là S (viết tắt cho Set) và R (viết tắc cho Reset) S N1 Q Q Q N2 R Ngoài ra có thể thay 2 cổng NAND thành 2 cổng NOR * Không đổi: so với trạng thái trước nó.
  5. 5.1 MẠCH CHỐT RS VÀ FLIP FLOP RS  Ứng dụng của mạch chốt: Mạch chống dội • Mạch dùng nút Sự nhấn, nút bật. dội • Mạch logic có công tắc ấn tương đối xa Trạng thái ngõ ra của mạch logic có thể thay đổi nhiều lần trước khi ổn định ở trạng thái ta mong muốn.
  6. 5.1 MẠCH CHỐT RS VÀ FLIP FLOP RS 1. Ứng dụng của mạch chốt: Mạch chống dội Cay Viet.swf
  7. 5.1 MẠCH CHỐT RS VÀ FLIP FLOP RS 1. Ứng dụng của mạch chốt: Dao động tạo sóng vuông: 3 điện trở và 2 tụ điện được lắp thêm vào. Điện trở phải được chọn ở trạng thái sao cho trạng thái 2 cổng khác 0 mà ở trong vùng tuyến tính (giữa 0.9V và 1.6V đối với TTL) để sự nạp xả điện của 2 tụ sẽ khiến cho các ngõ vào chuyển mạch giữa mức logic “0” và “1”.
  8. 5.1 MẠCH CHỐT RS VÀ FLIP FLOP RS 1. Flip Flop RS: S N1 Q CK Q N2 R * Clock tác động ở mức cao
  9. 5.1 MẠCH CHỐT RS VÀ FLIP FLOP RS 1. Flip Flop nảy ở mức cao hay mức thấp của đồng Mức cao hồ: τ Cạnh xuống Cạnh lên Chu kỳ T Hình : Tính hiệu đồng hồ Mức thấp Tín hiều đồng hồ: là tín hiệu hình vuông tuần hoàn (thông thường: đối xứng) có khổ rộτng xung nhỏ hơn hay bằng phân nữa chu kì T. Tính hiệu thực tế cho dù có thời tăng và thời giảm dầu nhỏ nhưng cũng khác 0 nên cạnh lên và cạnh xuống có một độ dốc nào đó.

CÓ THỂ BẠN MUỐN DOWNLOAD

Đồng bộ tài khoản