Kỹ thuật ASIC
-
Mục tiêu nghiên cứu của luận án "Giải pháp chuyển đổi dấu phẩy tĩnh và hiệu chỉnh sai lệch trong TI-ADC cho khối thu băng rộng" là đề xuất và thực hiện phương pháp hiệu chỉnh đồng thời lệch hệ số khuếch đại và lệch thời gian lấy mẫu của TI-ADC sử dụng nguyên tắc lọc thích nghi loại bỏ nhiễu (ANC); Đề xuất và thực hiện cải tiến chuyển đổi dữ liệu dấu phẩy động sang dữ liệu dấu phẩy tĩnh (FFC) dựa trên cơ sở thực hiện nhóm tín hiệu cho các thuật toán DSP để có thể triển khai trên phần cứng FPGA, ASIC.
27p kimphuong555 08-04-2023 11 5 Download
-
Bài viết đề xuất hai kiến trúc ASIC cho bộ ước lượng chuyển động nguyên dựa trên thuật toán Full-Search cho chuẩn nén video H.264. Trong thiết kế, chúng tôi thực hiện tối ưu phần cứng cho bộ cộng SAD 2 chiều, cải tiến mảng lưu trữ tìm kiếm kết hợp với việc tính toán song song đa đầu vào cho thông lượng tính toán cao, tăng hiệu quả truy cập bộ nhớ. Mời các bạn cùng tham khảo!
4p wangziyi_1307 26-04-2022 28 3 Download
-
Học phần cung cấp kiến thức về tối thiểu hoá hàm logic, các phương pháp biểu diễn, thiết kế mạch dãy, thiết kế dùng vi mạch (ROM, PLA, GAL, MUX...), thiết kế các mạch logic tổ hợp, các mạch tuần tự, các loại thanh ghi bộ đếm…. Từ đó hướng dẫn lập trình các hệ thống số bằng ngôn ngữ VHDL.
14p lovebychance01 17-04-2021 46 2 Download
-
Luận án được nghiên cứu với mục tiêu nhằm Nghiên cứu các thuật toán mật mã khối, một số giao thức bảo mật dữ liệu thời gian thực, cơ sở lý thuyết về thiết kế thuật toán mật mã khối. Trên cơ sở đó đề xuất một số thuật toán mật mã khối phù hợp, an toàn và đảm bảo có hiệu quả tích hợp cho phần cứng chuyên dụng dạng VLSI (FPGA, ASIC).
142p cotithanh999 05-05-2020 55 4 Download
-
Mục tiêu chính của luận án là đề xuất hướng nghiên cứu thuật toán mật mã mới, thay thế cho các thuật toán mật mã hiện nay đang dùng trong các giao thức bảo mật dữ liệu thời gian thực trên mạng IP. Các thuật toán này có khả năng tích hợp cao trên các nền tảng phần cứng chuyên dụng dạng VLSI (FPGA, ASIC) làm cơ sở nền tảng cho thiết kế, chế tạo các thiết bị bảo mật dữ liệu thời gian thực trên mạng IP.
26p cotithanh999 05-05-2020 34 3 Download
-
Bài giảng Thiết kế logic số (VLSI Design) - Chương IV: Thiết kế mạch số trên FPGS trình bày phần 4.1; giới thiệu về khái niệm FPGA; kiến trúc FPGA; công nghệ tái cấu trúc FPGA; so sánh FPGA với CPLD, SPLD, ASIC, DSP; các ứng dụng của FPGA;...Mời bạn đọc cùng tham khảo.
29p thanglxkmhd 20-06-2014 142 18 Download
-
Thông tin di động ngày nay đã trở thành một ngành công nghiệp viễn thông phát triển nhanh và mang lại nhiều lợi nhuận nhất cho nhiều nhà khai thác. Sự phát triển của thị trường viễn thông di động đã thúc đẩy mạnh mẽ việc nghiên cứu và triển khai các hệ thống thông tin di động mới trong tương lai. Các dịch vụ do mạng thông tin di động cũng ngày càng phong phú hơn, ngoài các dịch vụ thoại truyền thống, hệ thống thông tin di động hiện đại còn cung cấp thêm nhiều loại hình dịch vụ số liệu khác với tốc...
104p trada85 22-01-2013 85 23 Download
-
aaaa
173p suthebeo 01-08-2012 145 50 Download
-
Sử dụng cho hệ đại học theo các chuyên ngành: Tin học. 1. NỘI DUNG ĐÁNH GIÁ THI KẾT THÚC HỌC PHẦN Sinh viên nắm được những công cụ chính (các phần mềm chuyên dụng) phục vụ cho thiết kế, tự động thiết kế các vi mạch chuyên dụng và các hệ điều hành, chương trình dịch tương ứng.
4p ngoc06sk 04-10-2011 219 30 Download
-
Trong phần này sẽ thiết kế các mạch flip flop, thanh ghi và mạch đếm dùng ngôn ngữ VHDL và sử dụng thiết bị lập trình. Các mạch flip flop bao gồm flip flop JK, flip flop T, flip flop D. Thanh ghi dịch bao gồm thanh ghi dịch nối tiếp sang nối tiếp, nối tiếp sang song song, mạch đếm vòng, mạch đếm JohnSon. Mạch đếm nhị phân, mạch đếm lên đếm xuống, mạch đếm BCD, mạch đếm đặt trước số đếm, mạch đếm có giải mã sang led 7 đoạn, mạch đếm giây, đếm phút giây,… ...
26p meoconlylom 05-07-2011 395 118 Download
-
Trong phần này sẽ thiết kế các mạch logic tổ hợp dùng ngôn ngữ VHDL và sử dụng thiết bị lập trình. Các mạch logic tổ hợp bao gồm mạch giải mã n đường sang m đường, mạch mã hoá m đường sang n đường, mạch dồn kênh và mạch phân kênh, mạch giải mã led 7 đoạn loại anode chung và cathode chung. Các thiết bị lập trình có thể dùng CPLD XC9572, XC 95144, Coolrunner XC2C256.
11p meoconlylom 05-07-2011 770 106 Download
-
Tham khảo tài liệu 'giáo trình kỹ thuật pld & asic - chương 2 ngôn ngữ lập trình vhdl', kỹ thuật - công nghệ, điện - điện tử phục vụ nhu cầu học tập, nghiên cứu và làm việc hiệu quả
80p meoconlylom 05-07-2011 285 99 Download
-
Các hệ thống số lập trình ngày càng hiện diện trong nhiều thiết bị điện tử dân dụng cũng như trong các thiết bị điều khiển công nghiệp. Ưu điểm của thiết bị số lập trình là làm cho mạch điện ngày càng nhỏ gọn do mật độ tích hợp cao, không mất nhiều thời gian cho việc kết nối và thử nghiệm so với IC rời, dễ thay đổi yêu cầu điều khiển của mạch, chiếm ít diện tích không gian, ...
56p meoconlylom 05-07-2011 358 91 Download
-
Một danh nhân đã nói: “Học phải đi đôi với hành” câu nói ấy tuy vô cùng ngắn gọn nhưng mang tính thực tiễn rất cao. Đặc biệt đối với những ai chọn con đường khoa học kỹ thuật thi câu nói ấy càng thiết thực hơn bao giờ hết. Lịch sử khoa học và hiện tại khoa học đã chứng minh điều đó.
21p jetz19 15-05-2011 281 98 Download
-
UNIX is a registered trademark of UNIX Systems Laboratories, Inc. Verilog is a registered trademark of Cadence Design Systems, Inc. RSPF and DSPF is a trademark of Cadence Design Systems, Inc. SDF and SPEF is a trademark of Open Verilog International. Synopsys, PrimeTime, Formality, DesignPower, DesignWare and SOLV-IT! are registered trademarks of Synopsys, Inc.
341p bjetzick 25-03-2011 119 30 Download
-
Logic CMOS Nguyên tắc ghep cổng CMOS Nguyên tắc mắc song song cho logic OR Nguyên tắc mắc nối tiếp cho logic AND Nguyên tắc thiết kế mạch CMOS Viết hàm cho F (dùng bìa cacno nhóm phần ế ầ tử 1) Viết hà cho F’ (dù bì cacno nhóm phần hàm h dùng bìa hó hầ tử 0, hoặc lấy đảo của F) Thái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 34 2.2. Logic CMOS Thiết kế công AND hai đầu vào a b F = a.b f F = a.b {dùng mạch nối tiếp} F’ = a’ + b’ {dùng mạch song song} 0...
20p khinhkha 26-07-2010 306 123 Download
-
Tìm hiểu về VLSI SSI (Small Scale Integration – Mạch tích hợp cỡ nhỏ) 1970 Trên mạch chỉ có thể chứa được từ 1 đến 10 công logic (NAND, NOR, .v.v.) Chủ yếu áp dụng cho các bài toán nhỏ nhứ thiết kế các máy tính điện tử cầm tay. tay. Thái nguyên
30p khinhkha 26-07-2010 426 115 Download