Thiết bị FPGA
-
Bài viết "Nghiên cứu tính ổn định của tham số trích xuất từ RO – PUF triển khai trên FPGA" tập trung vào nghiên cứu tính ổn định của thiết kế khối RO – PUF trên nền tảng phần cứng khả trình (FPGA), đặc biệt là ảnh hưởng của các yếu tố bên ngoài tới các tham số trích xuất. Nhóm nghiên cứu sử dụng sử dụng mô hình thống kê và khoảng cách Kullback-Leibler để xác định được tính ổn định của trích xuất tần số và chuỗi ID cho số lượng lớn các mẫu đo trên các vi mạch vật lý khác nhau.
5p phocuuvan0201 02-02-2024 13 2 Download
-
Luận án "Nghiên cứu nâng cao hiệu năng RO PUF dùng trong bảo mật phần cứng" được hoàn thành với mục tiêu nhằm đề xuất mô hình trích xuất đặc trưng cục bộ của mạch RO PUF, ứng dụng trong định danh và xác thực thiết bị; Nghiên cứu các kỹ thuật ổn định chuỗi bit ra đáp ứng RO PUF; Thiết kế mạch ứng dụng và thực nghiệm kiểm chứng kết quả trên FPGA.
195p hoangnhanduc09 11-05-2023 14 6 Download
-
Bài viết Xây dựng thuật toán xử lý tín hiệu băng tần cơ sở ứng dụng cho ra đa phát hiện thiết bị bay không người lái trình bày việc xây dựng thuật toán xử lý tín hiệu băng tần cơ sở ứng dụng cho ra đa phát hiện thiết bị bay không người lái (UAV) bằng việc sử dụng tín hiệu điều tần tuyến tính liên tục (FMCW).
8p visybill 22-03-2023 12 4 Download
-
Bài viết Xây dựng mô hình cấu hình lại từng phần động cho mạng trên chip trên FPGA trình bày một mô hình cấu hình lại từng phần động trên FPGA cho mạng trên chip. Mô hình cho phép cấu hình lại kích thước các bộ đệm trong bộ định tuyến tại thời gian chạy thích nghi theo trạng thái lưu lượng của các ứng dụng đưa vào mạng để tối ưu các thông số như độ trễ, thông lượng hay năng lượng tiêu thụ.
5p vijaguar 16-11-2022 25 4 Download
-
Mục tiêu của đề tài "Nghiên cứu và thiết kế bộ chuyển chuyển đổi Ethernet - E1 trên công nghệ FPGA" là thiết kế được một thiết bị biến đổi trung gian để các thiết bị đầu cuối với giao diện IP sử dụng được cơ sở hạ tầng mạng truyền dẫn E1 hiện có. Mời các bạn cùng tham khảo nội dung chi tiết.
63p bakerboys08 15-07-2022 28 9 Download
-
Bài báo sẽ trình bày về thiết kế thiết bị sử dụng IC công nghệ ARM (Advanced RISC Machine). Với khả năng tính toán mạnh, thiết bị triển khai trực tuyến được thuật toán phát hiện phức bộ QRS của Hamilton và Tompkins. Ngoài ra, thiết bị còn có thêm các cổng giao tiếp mở rộng để kết nối với khối thu thập tín hiệu điện tim, hay với khối tính toán chuyên dụng (như DSP, FPGA), tạo cơ sở áp dụng cho các bài toán nhận dạng tín hiệu ECG (Electrocardiogram), cũng như phát triển nên thành một sản phẩm đo và nhận dạng tín hiệu điện tim có thể áp dụng vào thực tế.
6p wangziyi_1307 26-04-2022 31 2 Download
-
Bài viết đề xuất một kiến trúc mạng nơ-ron nhân tạo lan truyền thẳng 2 lớp ứng dụng trong bài toán nhận dạng chữ số viết tay thực thi trên phần cứng cấu hình lại FPGA (Field Programmable Gate Array). Kiến trúc mạng nơ-ron đề xuất được tổng hợp và thử nghiệm trên thiết bị FPGA Virtex-5 XC5VLX110T của Xilinx. Kết quả thử nghiệm với tập dữ liệu chữ số viết tay MNIST cho tỉ lệ nhận dạng đúng là 90.88%. Mạng nơron được thiết kế chiếm 41% tài nguyên phần cứng, đạt tần số hoạt động tối đa là 205 MHz.
4p wangziyi_1307 26-04-2022 46 3 Download
-
Bài viết trình bày việc đề xuất mô hình hệ thống tăng tốc giao thức IPsec VPN trên board thiết bị định tuyến router sử dụng FPGA Artix 7 của hãng Xilinx, trong đó thực hiện mã hóa theo giải thuật AES-GCM.
5p visergeybrin 25-11-2021 21 5 Download
-
Nội dung chính của luận án là phân tích tổng quan về quá trình phát triển hệ phổ kế đa kênh và hệ phổ kế trùng phùng ở trong và ngoài nước; nghiên cứu phương pháp khử tích chập trong cửa sổ động (MWD) để thiết kế, chế tạo hệ phổ kế đa kênh kỹ thuật số; tiến hành thực nghiệm thiết kế, chế tạo các khối điện tử và thử nghiệm thực tế các khối điện tử đã chế tạo trên dòng nơtron tại kênh ngang Lò phản ứng hạt nhân cũng như với một số nguồn đồng vị chuẩn.
171p ruby000 30-09-2021 30 3 Download
-
Mục tiêu luận án là nghiên cứu chế tạo hệ phân tích phổ gamma - thành phần chính của hệ trinh sát phát hiện phóng xạ; chế tạo detector nhấp nháy tiêu thụ ít năng lượng và nhỏ gọn, chế tạo hệ phân tích phổ trên cơ sở DPP. Mời các bạn cùng tham khảo.
150p capheviahe29 17-03-2021 54 6 Download
-
Nội dung chính của bài báo này là trình bày về thiết kế thiết bị điện tim sử dụng IC của vi điều khiển Atmega2560. Với khả năng tính toán mạnh, thiết bị triển khai trực tuyến được thuật toán phát hiện phức bộ QRS của Hamilton và Tompkins. Ngoài ra, thiết bị còn có thêm các cổng giao tiếp mở rộng để kết nối với khối thu thập tín hiệu điện tim, hay với khối tính toán chuyên dụng (như DSP, FPGA), tạo cơ sở áp dụng cho các bài toán nhận dạng tín hiệu ECG (Elextrocardiogram), cũng như phát triển nên thành một sản phẩm đo và nhận dạng tín hiệu điện tin để có thể áp dụng vào thực tế.
8p caygaocaolon6 22-07-2020 91 3 Download
-
Luận án được nghiên cứu với mục tiêu nhằm Nghiên cứu các thuật toán mật mã khối, một số giao thức bảo mật dữ liệu thời gian thực, cơ sở lý thuyết về thiết kế thuật toán mật mã khối. Trên cơ sở đó đề xuất một số thuật toán mật mã khối phù hợp, an toàn và đảm bảo có hiệu quả tích hợp cho phần cứng chuyên dụng dạng VLSI (FPGA, ASIC).
142p cotithanh999 05-05-2020 56 5 Download
-
Mục tiêu chính của luận án là đề xuất hướng nghiên cứu thuật toán mật mã mới, thay thế cho các thuật toán mật mã hiện nay đang dùng trong các giao thức bảo mật dữ liệu thời gian thực trên mạng IP. Các thuật toán này có khả năng tích hợp cao trên các nền tảng phần cứng chuyên dụng dạng VLSI (FPGA, ASIC) làm cơ sở nền tảng cho thiết kế, chế tạo các thiết bị bảo mật dữ liệu thời gian thực trên mạng IP.
26p cotithanh999 05-05-2020 34 3 Download
-
Bài viết này đề xuất phát triển các ứng dụng xử lý ảnh và video thời gian thực trên thiết bị FPGA mới được phát triển bởi hãng Xilinx: Bộ công cụ Xilinx ZVIK. Bộ ZVIK được xây dựng trên nền tảng bộ Zynq-7000 ZC702, bao gồm cả phần cứng, phần mềm và các thành phần IP dùng trong phát triển các ứng dụng video.
10p vivatican2711 12-02-2020 90 8 Download
-
Máy tạo giả trong ra đa có nhiệm vụ tạo tín hiệu mục tiêu giả có các tham số giống như mục tiêu do ra đa thu được thực tế. Thành phần trung tâm máy tạo giả là thiết bị tính toán quỹ đạo bay của mục tiêu. Nhiệm vụ chính của thiết bị này là quá trình giải các phương trình tọa độ của mục tiêu với các tham số được cập nhật tức thời.
8p vithomasedison2711 14-08-2019 53 2 Download
-
Trong bài viết này sẽ trình bày vấn đề sử dụng mạng chuyển vị-thay thế điều khiển được (CSPN) dựa trên lớp phần tử điều khiển được (CE) F2/2 để xây dựng các thuật toán mật mã khối hiệu năng cao khi cài đặt trên FPGA. Dựa trên CE F2/2 để xây dựng một họ thuật toán mật mã khối tốc độ cao mới (TMN64 và TMN128).
10p viengland2711 23-07-2019 56 2 Download
-
Bài viết giáo thiệu thuật toán mô tả thiết kế bộ nhớ chia sẻ trên nền tảng công nghệ FPGA cải tiến từ các công bố trước đây, đồng thời cũng đưa ra một số kết quả đánh giá sử dụng FPGA của Xilinx. Kết quả đánh giá cho thấy thuật toán cải tiến đáp ứng được trong ứng dụng thiết kế thiết bị chuyển mạnh lớp 2.
8p visumika2711 17-07-2019 25 1 Download
-
Trong bài viết này tập trung nghiên cứu giới thiệu bảng địa chỉ mạng (MAC table), phương pháp xây dựng bảng địa chỉ mạng dựa trên bảng băm, phương pháp giảm xung đột và thực thi trên phần cứng FPGA. Bài viết đề xuất phương pháp giảm xung đột bảng MAC bằng cách sử dụng bảng phụ với kích thước bằng 1/16 bảng chính, và bảng chính được chia thành 16 đoạn.
8p vicolor2711 16-07-2019 73 1 Download
-
Nội dung của luận văn gồm phần đặt vấn đề, 3 chương, kết luận và tài liệu tham khảo. Chương I của luận văn trình bày tổng quan về công nghệ FPGA, các lĩnh vực ứng dụng của công nghệ này và các công cụ phát triển, hỗ trợ lập trình trên FPGA. Chương II của luận văn trình bày về kỹ thuật xử lý dữ liệu pipeline, cách thức tổ chức pipeline trong công nghệ FPGA và đánh giá hiệu quả của kỹ thuật này. Chương III thực hiện thiết kế lõi IP xử lý hình ảnh cụ thể lõi IP sẽ xác định các điểm ảnh bị lỗi và sửa chúng, xác định màu bằng phương pháp nội suy, sửa ma trận màu.
24p hanh_tv27 06-04-2019 99 9 Download
-
Ứng dụng công nghệ FPGA vào thiết kế, chế tạo các thiết bị điện khai thác thế mạnh của kĩ thuật lập trình, tạo sự mềm dẻo linh hoạt và hiệu quả cho thiết kế phần cứng. Bài báo này trình bày thiết kế mạch truyền, nhận dữ liệu 8 bit giữa FPGA (sử dụng bản mạch DE1 của hãng Altera) và máy tính theo chuẩn giao tiếp UART chuyển cổng USB. Sản phẩm thiết kế ứng dụng hiệu quả trong điều khiển tự động.
10p vihercules2711 20-03-2019 265 36 Download