Qúa trình hình thành giáo trình điều chỉnh vận tốc quay của pittong trong vận hành động cơ 1 pha p7
lượt xem 7
download
Tham khảo tài liệu 'qúa trình hình thành giáo trình điều chỉnh vận tốc quay của pittong trong vận hành động cơ 1 pha p7', kỹ thuật - công nghệ, cơ khí - chế tạo máy phục vụ nhu cầu học tập, nghiên cứu và làm việc hiệu quả
Bình luận(0) Đăng nhập để gửi bình luận!
Nội dung Text: Qúa trình hình thành giáo trình điều chỉnh vận tốc quay của pittong trong vận hành động cơ 1 pha p7
- ⎛ 1⎞ 0,9T k p ⎜1+ ⎟ thì chọn k p = - Nếu sử dụng bộ PI có hàm truyền và ⎝ TIs ⎠ kL 10 TI = L 3 ⎛ ⎞ 1 - Nếu sử dụng bộ PID có hàm truyền k p ⎜ 1+ + TDs ⎟ thì chọn ⎝ TIs ⎠ L 1, 2T , TI = 2.L, TD = kp = 2 kL Phương pháp hàm chuẩn tối ưu (tiêu chuẩn môđul tối ưu và tiêu chuẩn tối ưu đối xứng). Ta giả thiết rằng các mạch điều chỉnh của mỗi đại lượng có chứa một phần có các hằng số thời gian lớn (hằng số thời gian điện cơ, hằng số thời gian của cuộn dây kích từ…), và một phần có chứa các hằng số thời gian nhỏ (hằng số thời gian của các xen xơ, của mạch điều khiển transitor…). Đó là các thời gian thuần trễ bé hay thời gian trễ từ các bộ lọc. Hằng số thời gian bé chung được tính theo: ⎛ ⎞ n 1+ s.Tb1 )(1+ s.Tb2 ) ... (1+ s.Tbn ) = ⎜1+ s∑ TbK ⎟ ( (3.11) ⎝ ⎠ K=1 n Tb = ∑ TbK với K =1 và hàm truyền tương ứng với một khâu quán tính có hằng số thời gian bằng tổng các thời gian trễ cộng lại. Nguyên tắc chung là bù đủ các hằng số thời gian lớn trong mạch hở và chỉ còn lại hằng số thời gian bé và chất lượng của hệ được xác định bởi chính một hằng số thời gian bé này. Do vậy, khi hệ có một hằng số thời gian lớn, chọn bộ điều chỉnh PI, Khi hệ có hai hằng số thời gian lớn, chọn bộ điều chỉnh 55
- PID. Trong trường hợp số lượng các hằng số thời gian lớn lớn hơn hai, dùng phương pháp nối tiếp các bộ điều chỉnh hay kết hợp với các phương pháp khác. Hình 3.8 Sơ đồ cấu trúc hệ thống điều khiển Nếu đối tượng có hàm truyền: ns k 1 ∏ (1+ sT ) W0 (s) = (1+ sTb ) K=1 K Thì bộ điều chỉnh được chọn có dạng: 1 nc ∏ (1+ sTcK ) R(s) = sTI K=1 Thông số của bộ điều chỉnh được chọn theo điều kiện: ns = n c và TcK = TK Sau khi đã bù đủ, hệ hở có dạng: k Wh (s) = sTI (1+ sTb ) Hệ kín có hàm truyền: 1 1 Wk (s) = = (3.12) sT (1+ sTb ) 1 1+ 1+ I Wh (s) k Khâu tích phân ở bộ điều chỉnh có chức năng triệt tiêu sai lệch tĩnh, và ở (3.12) chỉ cần xác địnhhằng số tích phân TI. 56
- Bình phương môđul đặc tính tần hệ kín được xác định bởi: 1 Wk 2 (jω) = Wk (jω)Wk (-jω) = (3.13) TI ⎛ TI ⎞2 1+ ⎜ - 2Tb ⎟ ω + ... k⎝k ⎠ Điều kiện để hệ tối ưu còn là môđul của đặc tính tần hệ kín với tần số bé là một hằng: Wk (jω) ≈ 1 (3.14) nghĩa là khi ω → 0, môđul đặc tính tần hệ hở Wk (jω) → ∞ , do đó trong hệ phải có khâu tích phân. Với tần số cao, điều kiện (3.14) không thể thoả mãn được, khi ω → ∞ thì Wk (jω) → 0 . Do đó tần số cắt càng lớn càng tốt. Từ điều kiện (3.14), nếu không quan tâm đến thành phần bậc cao của ω thì ở mẫu số của (3.13) thành phần thứ hai phải bằng 0, nghĩa là: TI = 2Tb hay TI = 2k.Tb k Hàm truyền của hệ kín sau khi đã chọn bộ điều chỉnh có dạng: 1 Wk * (s) = 1+ s2Tb + s 2 2Tb2 Lưu ý rằng Tb là tổng của các thời gian trễ bé trong hệ, do đó không thể bù hằng số thời gian bé, vì đặc tính pha của khâu quán tính tương đương sẽ không tương đương với đặc tính pha của một khâu quán tính. Mặt khác, khi không có điều kiện bù đủ, mà cộng các hằng số thời gian bé còn lại vào Tb thì độ tác động nhanh của hệ sẽ giảm rõ rệt và không còn là tối ưu. Phương pháp hàm tối ưu được tổng kết như ở Bảng 3.1. 57
- ns Bộ điều chỉnh Tm Tv TI 1 T1 -- 2kTb sTn +1 PI; sTI ( sTn +1) ( sTv +1) 2 T1 T2 2kTb PID; sTI Bảng 3.1 Kết luận chương 3 Như vậy chương 3 đã nêu được các nguyên lý của cảm biến đo tốc độ và đã chế tạo được mạch cảm biến đo tốc độ theo nguyên lý đếm xung. Ngoài ra chương này còn nêu cách xây dựng hàm truyền của đối tượng 58
- Chương 4 XÂY DỰNG THUẬT TOÁN VÀ CHƯƠNG TRÌNH ĐIỀU KHIỂN BẰNG VI XỬ LÝ 8051 4.1 Giới thiệu về vi xử lý 8051 4.1.1 Giới thiệu về vi điều khiển Bộ vi điều khiển viết tắt là Micro-controller, là mạch tích hợp trên một chip có thể lập trình được, dùng để điều khiển hoạt động của một hệ thống. Theo các tập lệnh của người lập trình, bộ vi điều khiển tiến hành đọc, lưu trữ thông tin, xử lý thông tin, đo thời gian và tiến hành đóng mở một cơ cấu nào đó. Trong các thiết bị điện và điện tử dân dụng, các bộ vi điều khiển điều khiển hoạt động của TV, máy giặt, đầu đọc laser, điện thoại, lò vi-ba… Trong hệ thống sản xuất tự động, bộ vi điều khiển được sử dụng trong Robot, dây truyền tự động. Các hệ thống càng “thông minh” thì vai trò của hệ vi điều khiển càng quan trọng. 4.1.2 Lịch sử phát triển của các bộ vi điều khiển Bộ vi điều khiển thực ra là một loại vi xử lý trong tập hợp các bộ vi xử lý nói chung. Bộ vi điều khiển được phát triển từ bộ vi xử lý, từ những năm 70 do sự phát triển và hoàn thiện về công nghệ vi điện tử dựa trên kỹ thuật MOS (Metal-Oxide-Semiconductor), mức độ tích hợp của các linh kiện bán dẫn trong một chip ngày càng cao. Năm 1971 xuất hiện bộ vi xử lý 4 bit loại TMS1000 do công ty Texas Instruments vừa là nơi phát minh vừa là nơi sản xuất. Nhìn tổng thể thì bộ vi xử lý chỉ có chứa trên một chip những chức năng cần thiết để xử lí chương trình theo một trình tự, còn tất cả bộ phận phụ trợ khác cần thiết như: Bộ nhớ dữ liệu, bộ nhớ chương trình, bộ chuyển đổi AID, khối điều khiển, khối hiển 59
- thị, điều khiển máy in, khối đồng hồ và lịch là những linh kiện nằm ở bên ngoài được nối vào bộ vi xử lý. Mãi đến năm 1976 công ty INTEL (Intelligen-Elictronics) mới cho ra đời bộ vi điều khiển đơn chip đầu tiên trên thế giới với tên gọi 8048. Bên cạch bộ xử lí trung tâm 8048 còn chứa bộ nhớ dữ liệu, bộ nhớ chương trình, bộ đếm và phát thời gian các cổng vào và ra Digital trên một chip. Các công ty khác cũng lần lượt cho ra đời các bộ vi điều khiển 8 bit tương tự như 8048 và hình thành họ vi điều khiển MCS-48 (Microcontroller- Sustem-48). Đến năm 1980 công ty INTEL cho ra đời thế hệ thứ hai của bộ vi điều khiển đơn chip với tên gọi 8051. Và sau đó hàng loạt các vi điều khiển cùng loại với 8051 ra đời và hình thành họ vi điều khiển MCS-51. Đến nay họ vi điều khiển 8 bit MCS-51 đã có đến 250 thành viên và hầu hết các công ty hàng đầu thế giới chế tạo. Đứng đầu là công ty INTEL và rất nhiều công ty khác như: AMD, SIEMENS, PHILIPS, DALLAS, OKI … Ngoài ra còn có các công ty khác cũng có những họ vi điều khiển riêng như: Họ 68HCOS Của công ty Motorola Họ ST62 Của công ty SGS-THOMSON Họ H8 Của công ty Hitachi Họ PIC Của công ty Microchip 4.1.3 Khảo sát bộ vi điều khiển 8051 IC vi điều khiển 8051 thuộc họ MCS-51 có các đặc điểm sau: - 4 Kbyte ROM (được lập trình bởi nhà sản xuất chỉ có ở 8051) - 128 Byte RAM - 4 Port I10 8 bit - Hai bộ định thời 16 bit - Giao tiếp nối tiếp - 64 KB không gian bộ nhớ chương trình mở rộng 60
- - 64 KB không gian bộ nhớ dũ liệu mở rộng - Một bộ vi xử lý luận lí (thao tác trên các bit đơn) - 210 bit được địa chỉ hoá - Bộ nhân / chia 4μs a) Cấu trúc bên trong của 8051 Hình 4.1 Sơ đồ khối của IC vi điều khiển 8051 Phần chính của vi điều khiển 8051 là bộ xử lí trung tâm (CPU: Central Processing Unit) bao gồm: - Thanh nghi tích luỹ A. - Thanh ghi tích luỹ phụ B, dùng cho phép nhân và phép chia. - Đơn vị logic học (ALU: Arithmetic Logiccal Unit). 61
- - Từ trạng thái chương trình (PSW: Progam Status Word). - Bốn băng thanh ghi. - Con trỏ ngăn xếp. - Ngoài ra còn có bộ nhớ chương trình, bộ giải mã lệnh, bộ điều khiển thời gian và logic. Đơn vị xử lí trung tâm nhận trực tiếp xung từ bộ dao động, ngoài ra còn có khả năng đưa một tín hiệu giữ nhịp từ bên ngoài. Chương trình đang chạy có thể cho dừng lại nhờ một khối điều khiển ngắt ở bên trong. Các nguồn ngắt có thể là: các biến cố ở bên ngoài, sự tràn bộ đếm định thời hoặc cũng có thể là giao diện nối tiếp. Hai bộ định thời 16 bít hoạt động như một bộ đếm. Các cổng (port0, port1, port2, port3) sử dụng vào mục đích điều khiển. Ở cổng 3 có thêm các đường dẫn điều khiển dùng để trao đổi với một bộ nhớ ngoài, hoặc để đầu nối giao diện nối tiếp, cũng như các đường dẫn bên ngoài. Giao diện nối tiếp có chứa một bộ truyền và một bộ phận không đồng bộ, làm việc độc lập với nhau. Tốc độ truyền qua cổng nối tiếp có thể đặt trong dải rộng và được ấn định bằng một bộ định thời. Trong vi điều khiển 8051 có hai thành phần quan trọng khác đó là bộ nhớ và các thanh ghi: -Bộ nhớ gồm có bộ nhớ Ram và bộ nhớ Rom dùng để lưu trữ dữ liệu và mã lệnh. - Các thanh ghi sử dụng để lưu trữ thông tin trong quá trình xử lí. Khi CPU làm việc nó làm thay đổi nội dung của các thanh ghi. 62
- b) Chức năng các chân vi điều khiển. Hình 4.2 Sơ đồ chân 8051 + Port0: Là port có hai chức năng ở trên chân từ 32 đến 39 trong các thiết kế cỡ nhỏ (không dùng bộ nhớ mở rộng) có hai chức năng như các đường IO. Đối với các thiết kế cỡ lớn (với bộ nhớ mở rộng) nó được kết hợp kênh giữa các bus. + Port1: port1 là một port I/O trên các chân 1÷8. Các chân được kí hiệu P1.0, P1.1, P1.2 … có thể dùng cho các thiết bị ngoài nếu cần. Port1 không có chức 63
CÓ THỂ BẠN MUỐN DOWNLOAD
-
Quá trình hình thành giáo trình chỉnh lưu tuyến SDH truyền dẫn thông qua lưu tuyến viba và trạm thu phát BTS p3
12 p | 102 | 12
-
Quá trình hình thành giáo trình phương pháp giao tiếp giữa khối phối ghép bus với bộ vi xử lý AMD trong mainboard p3
10 p | 113 | 11
-
Quá trình hình thành giáo trình thiết kế máy tính cước điện thoại thông qua bộ vi xử lý E386 p4
11 p | 85 | 8
-
Quá trình hình thành giáo trình thiết kế máy tính cước điện thoại thông qua bộ vi xử lý E386 p5
10 p | 58 | 7
-
Quá trình hình thành giáo trình xây dựng đập chắn trong quy trình xây dựng đê tường chống lũ p4
6 p | 68 | 7
-
Quá trình hình thành giáo trình thiết kế máy tính cước điện thoại thông qua bộ vi xử lý E386 p2
11 p | 96 | 6
-
Quá trình hình thành giáo trình phân tích phương pháp nghiên cứu hệ thống truyền tải dữ liệu số trong hệ thống con chuyển mạch GSM p8
10 p | 98 | 6
-
Quá trình hình thành giáo trình phân tích phương pháp nghiên cứu hệ thống truyền tải dữ liệu số trong hệ thống con chuyển mạch GSM p7
9 p | 94 | 5
-
Quá trình hình thành giáo trình thiết kế máy tính cước điện thoại thông qua bộ vi xử lý E386 p1
11 p | 73 | 5
-
Quá trình hình thành giáo trình thiết kế và nguyên lý chung của phần cứng ngoài của bộ vi xử lý và bộ nhớ qua hệ thống mạch Z80 p6
10 p | 81 | 5
-
Quá trình hình thành giáo trình điều chỉnh nhiệt độ chất lượng của sản phẩm được quyết định bởi chất lượng của quá trình sấy p6
10 p | 109 | 5
-
Quá trình hình thành giáo trình viết từ ngôn ngữ gợi nhớ sang mã máy tại những lệnh jump và call p10
5 p | 101 | 5
-
Quá trình hình thành giáo trình xây dựng đập chắn trong quy trình xây dựng đê tường chống lũ p3
6 p | 80 | 5
-
Quá trình hình thành giáo trình mô hình hóa hoạt động thu chi tiền mặt trong hệ thống thanh toán p10
5 p | 85 | 5
-
Quá trình hình thành giáo trình kết cấu mạch điện từ có xung trong quy trình nuôi cấy vi khuẩn p9
10 p | 73 | 4
-
Quá trình hình thành giáo trình nuôi cấy vi khuẩn có sử dụng mạch điện tử trong điều khiển để duy trì sự sống và nuôi cấy ở một nhiệt độ chuẩn p9
10 p | 98 | 4
-
Quá trình hình thành giáo trình kết cấu mạch điện từ có xung trong quy trình nuôi cấy vi khuẩn p5
10 p | 71 | 4
-
Quá trình hình thành giáo trình kết cấu mạch điện từ có xung trong quy trình nuôi cấy vi khuẩn p6
10 p | 61 | 4
Chịu trách nhiệm nội dung:
Nguyễn Công Hà - Giám đốc Công ty TNHH TÀI LIỆU TRỰC TUYẾN VI NA
LIÊN HỆ
Địa chỉ: P402, 54A Nơ Trang Long, Phường 14, Q.Bình Thạnh, TP.HCM
Hotline: 093 303 0098
Email: support@tailieu.vn