Thiết kế dựa trên fpga
-
Mục tiêu nghiên cứu của luận án "Nghiên cứu phát triển chip cho hệ điều khiển tựa từ thông rotor động cơ xoay chiều ba pha trên nền tảng FPGA" nhằm thiết kế chip điều khiển mạch vòng dòng điện cho động cơ xoay chiều ba pha; phát triển thiết kế phần cứng/ phần mềm của thuật toán điều khiển dựa trên nền tảng FPGA; thiết kế cấu trúc điều khiển bền vững cho động cơ xoay chiều ba pha sử dụng thuật toán kháng nhiễu.
165p gaupanda012 03-02-2024 15 7 Download
-
Mục tiêu của luận án "Nghiên cứu phát triển chip cho hệ điều khiển tựa từ thông rotor động cơ xoay chiều ba pha trên nền tảng FPGA" nhằm thiết kế chip điều khiển mạch vòng dòng điện cho động cơ xoay chiều ba pha; phát triển thiết kế phần cứng/ phần mềm của thuật toán điều khiển dựa trên nền tảng FPGA; thiết kế cấu trúc điều khiển bền vững cho động cơ xoay chiều ba pha sử dụng thuật toán kháng nhiễu.
27p gaupanda012 03-02-2024 14 5 Download
-
Luận án Tiến sĩ Kỹ thuật "Nghiên cứu phát triển chip cho hệ điều khiển tựa từ thông rotor động cơ xoay chiều ba pha trên nền tảng FPGA" trình bày các nội dung chính sau: Phát triển thiết kế phần cứng / phần mềm các thuật toán điều khiển FOC dựa trên nền tảng FPGA; Thiết kế chip điều khiển mạch vòng dòng điện FOC cho động cơ xoay chiều ba pha dựa trên FPGA; Thiết kế cấu trúc điều khiển bền vững cho động cơ đồng bộ nam châm vĩnh cửu sử dụng thuật toán điều khiển kháng nhiễu.
165p vijeff 01-12-2023 14 6 Download
-
Bài viết Xây dựng phần cứng cho mạng nơron PCNN và ứng dụng trong rút trích đặc trưng ảnh trình bày kết quả nghiên cứu mô hình PCNN và ứng dụng mô hình trong rút trích đặc trưng ảnh và nhận dạng ảnh. Mô hình PCNN đề xuất sẽ được kiểm chứng bằng kết quả mô phỏng trên phần mềm Matlab và sau đó tiến hành thiết kế phần cứng cho mạng nơron PCNN dựa trên công nghệ FPGA.
9p vidoctorstrange 06-05-2023 9 4 Download
-
Bài viết Thiết kế và thi công bộ tính toán FFT 16 điểm dựa trên công nghệ FPGA trình bày thiết kế và thi công một bộ tính toán FFT (Fast Fourier transform) 16 điểm dựa trên công nghệ FPGA với kiểu dữ liệu là số phức trong đó phần thực và phần ảo được biểu diễn dưới dạng số thực dấu chấm tĩnh.
9p vibentley 08-09-2022 29 5 Download
-
Bài viết Thiết kế và thi công bộ mã hóa và giải mã CRC 16 dựa trên công nghệ FPGA trình bày chi tiết thiết kế và thi công bộ mã hóa và bộ giải mã mã CRC-16 dựa trên công nghệ FPGA bằng ngôn ngữ mô tả phần cứng Verilog.
10p vibentley 08-09-2022 24 5 Download
-
Mục tiêu của đề tài "Thiết kế bộ tách sóng cho truyền thông MIMO-SDM chuyển tiếp hai chiều sử dụng PNC" là đề xuất và thực hiện thiết kế hai bộ tách sóng tại nút đích cho truyền thông MIMO-SDM trên kênh truyền chuyển tiếp hai chiều sử dụng PNC trên FPGA dựa trên thuật toán tách sóng tuyến tính ZF và MMSE có độ phức tạp thấp và khả năng ứng dụng thực tiễn. Mời các bạn cùng tham khảo nội dung chi tiết.
90p bakerboys08 15-07-2022 20 4 Download
-
Bài báo này trình bày phương pháp tiếp cận thiết kế bộ điều khiển dựa trên nền tảng FPGA để tận dụng ưu thế mảng logic cho tính toán và thực hiện song song. Thuật toán điều khiển được tính toán, mô phỏng trên máy tính qua một số những công cụ hỗ trợ như Model Sim và Matlab. Điều kiện thí nghiệm mô phỏng được sử dụng là đầu dò siêu âm mảng pha có số phần tử là 64 hoạt động ở tần số 1MHz. Mời các bạn cùng tham khảo!
5p wangziyi_1307 26-04-2022 25 2 Download
-
Bài viết đề xuất cấu trúc mới của bộ giải mã cầu K-best và tổng hợp thiết kế trên phần cứng có thể cấu hình lại FPGA đối với các hệ thống đa đầu vào đa đầu ra MIMO được ghép kênh không gian. Mục tiêu là đề xuất một kiến trúc đơn giản hóa dựa trên thuật toán giải mã cầu K-best và cải thiện đáng kể tính phù hợp cho việc triển khai phần cứng.
6p vistephenhawking 26-04-2022 22 3 Download
-
Kiến trúc bộ nhân được thiết kế dựa trên thuật toán CORDIC góc xoay thích nghi sử dụng Chip FPGA Stratix IV của Altera và tổng hợp SOTB công nghệ 65nm để xây dựng và kiểm tra. Trên chip FPGA, tần số hoạt động của bộ nhân là 107.4 MHz, tốc độ thực thi hệ thống là 17.56 triệu mẫu trên giây (Mega-Sample per second – MSps) và tài nguyên được sử dụng là 7,750 ALUTs và 625 thanh ghi. Mặt khác, tổng hợp ASIC sử dụng 16,858 standard cells trên 83,777µm2 diện tích chip, đạt được tần số là 163 MHz và tốc độ hệ thống là 26.66 MSps.
6p viclerkmaxwel 16-02-2022 55 2 Download
-
Bài báo này trình bày thiết kế chi tiết và đánh giá chất lượng của module giao tiếp nối tiếp (Serial Interface Engine hay SIE) trong chuẩn USB 2.0 dựa trên công nghệ FPGA. Khối SIE có chức năng nhận dữ liệu được truyền từ bộ xử lý trung tâm (Central Processing Unit hay CPU) và chuyển dữ liệu đó đến Universal Transceiver Macrocell Interface (UTMI).
10p paddington36 04-01-2022 35 2 Download
-
Bài viết đưa ra kết quả của quá trình nghiên cứu, triển khai ứng dụng của FPGA và VHDL vào việc tạo ra một số bộ phát xung linh động, có khả năng tái cấu hình khi cần nâng cấp, hiệu chỉnh, có thể lập trình để tạo ra vi mạch mà không cần sử dụng thêm các ngoại vi, linh kiện điện tử.
8p vimichaeldell 04-12-2021 53 6 Download
-
Nội dung chính của luận án là phân tích tổng quan về quá trình phát triển hệ phổ kế đa kênh và hệ phổ kế trùng phùng ở trong và ngoài nước; nghiên cứu phương pháp khử tích chập trong cửa sổ động (MWD) để thiết kế, chế tạo hệ phổ kế đa kênh kỹ thuật số; tiến hành thực nghiệm thiết kế, chế tạo các khối điện tử và thử nghiệm thực tế các khối điện tử đã chế tạo trên dòng nơtron tại kênh ngang Lò phản ứng hạt nhân cũng như với một số nguồn đồng vị chuẩn.
171p ruby000 30-09-2021 30 3 Download
-
Mục tiêu nghiên cứu đề tài là thiết kế thành công lõi IP mạng nơ-ron nhân tạo. Phát triển phần mềm nhận dạng chữ số viết tay dựa trên phần cứng FPGA sử dụng lõi IP mạng nơ-ron được thiết kế. Mời các bạn cùng tham khảo!
21p elysadinh 07-06-2021 30 6 Download
-
Đề tài tập trung nghiên cứu thiết kế một máy tính nhúng dựa trên nền tảng vi xử ARM có tích hợp core FPGA nhằm phục vụ cho công tác nghiên cứu phát triển và giảng dạy các ngành học về hệ thống nhúng và thiết kế vi mạch. Có thể cài đặt hệ điều hành Linux trên máy tính nhúng.
31p elysadinh 07-06-2021 55 11 Download
-
VHDL là một ngôn ngữ mô tả phần cứng (HDL) được sử dụng để mô tả một hệ thống thiết kế logic. Được dùng trong thiết kế CPLD hoặc FPGA, phần mềm sẽ nạp chương trình vào CPLD hoặc FPGA để có được một hệ thống logic mà chúng ta đã thiết kế. Mời các bạn cùng tìm hiểu ngôn ngữ này qua phần 1 tài liệu Thiết kế vi mạch dựa trên ngôn ngữ VHDL.
183p thuongdanguyetan05 15-07-2019 110 30 Download
-
Thiết kế vi mạch dựa trên ngôn ngữ VHDL được có cấu trúc gồm 6 chương cung cấp cho người đọc những vấn đề cơ bản nhất về ngôn ngữ VHDL. Đây là một tài liệu được biên soạn dành riêng cho các bạn sinh viên chuyên ngành công nghệ thông tin và điện tử. Mời các bạn cùng tham khảo phần 2 tài liệu được chia sẻ dưới đây.
138p thuongdanguyetan05 15-07-2019 92 23 Download
-
Bài báo trình bày một số kết quả nghiên cứu trong thiết kế khối khuếch đại trung tần (KĐTT) sử dụng phương pháp xử lý tín hiệu số trên công nghệ FPGA. Khối KĐTT có chức năng chuyển tín hiệu điều chế AM/FM (điều biên/điều tần) có tần số 25 Mhz thành tín hiệu âm tần. Phương pháp nghiên cứu dựa trên cơ sở phân tích nguyên lý hoạt động khối KĐTT do Nga sản xuất để xây dựng phương án thiết kế mới trên mô hình Matlab-Simulink.
9p thithizone 16-07-2019 102 5 Download
-
Bài viết giáo thiệu thuật toán mô tả thiết kế bộ nhớ chia sẻ trên nền tảng công nghệ FPGA cải tiến từ các công bố trước đây, đồng thời cũng đưa ra một số kết quả đánh giá sử dụng FPGA của Xilinx. Kết quả đánh giá cho thấy thuật toán cải tiến đáp ứng được trong ứng dụng thiết kế thiết bị chuyển mạnh lớp 2.
8p visumika2711 17-07-2019 25 1 Download
-
Trong bài viết này tập trung nghiên cứu giới thiệu bảng địa chỉ mạng (MAC table), phương pháp xây dựng bảng địa chỉ mạng dựa trên bảng băm, phương pháp giảm xung đột và thực thi trên phần cứng FPGA. Bài viết đề xuất phương pháp giảm xung đột bảng MAC bằng cách sử dụng bảng phụ với kích thước bằng 1/16 bảng chính, và bảng chính được chia thành 16 đoạn.
8p vicolor2711 16-07-2019 73 1 Download