intTypePromotion=1
zunia.vn Tuyển sinh 2024 dành cho Gen-Z zunia.vn zunia.vn
ADSENSE

Thiết kế Verilog

Xem 1-11 trên 11 kết quả Thiết kế Verilog
  • Đồ án Điện tử viễn thông 2 với đề tài "Tìm hiểu quy trình thiết kế chip và ngôn ngữ Verilog" trình bày nội dung được chia làm 3 phần: phần 1 quy trình thiết kế chip, phần 2 ngô ngữ verilog, phần 3 thiết kế uart. Mời các bạn cùng tham khảo.

    doc21p minhdai2410 09-11-2014 219 50   Download

  • VDHL là ngôn ngữ mô tả phần cứng cho các kiểu mạch số trong phạm vị các kết nối đơn giản của các cổng đến những hệ thống phức tạp.VHDL là viết tắt của VHSIC Hardware Description Language và VHSIC là viết tắt của Very High Speed Integrated Circuits.

    pdf50p luckystar_117 06-12-2013 130 34   Download

  • .Course Description • Provide students general and detail knowledge about how to build a CMOS chip • Learn and practice the Verilog (or VHDL) language for hardware programming

    pdf10p vanmanh1008 07-06-2013 143 11   Download

  • Email liên hệ: hoangquang.dientu@gmail.com Nhận thực hiện hoặc hướng dẫn thiết kế sử dụng ngôn ngữ Verilog HDL trên FPGA – KIT DE1 – DE2. Chi tiết xin liên hệ email. Địa chỉ: Tp. Hồ Chí Minh Đối tượng: Sinh viên và các bạn có nhu cầu về thiết kế số Phương thức liên hệ: Bước 1: Qua email hoangquang.dientu@gmail.com để thỏa thuận về cách thức làm việc, báo giá, .. Bước 2: Gặp mặt trao đổi và liên hệ qua điện thoại trong suốt thời gian thực hiện (Chú ý: Các bạn cần liên hệ qua email trước để...

    pdf4p phi_thien_dao 31-05-2013 87 4   Download

  • Verilog là một ngôn ngữ mô tả phần cứng HARDWARE DESCRIPTION LANGUAGE (HDL).Một ngôn ngữ mô tả phần cứng là một ngôn ngữ sử dụng để mô tả một hệ thống số : ví dụ như một bộ chuyển mạch số, một vi xử lý, một bộ nhớ memory hay đơn giản chỉ là một flip-flop. Có nghĩa là bằng cách sử dụng ngôn ngữ mô tả phần cứng HDL, chúng ta có thể mô tả bất cứ phần cứng số nào tại bất kỳ mức độ nào...

    pdf17p phi_thien_dao 30-05-2013 372 60   Download

  • 1.Diễn giải chức năng của mạch? 2.Xác định ngõ vào (tín hiệu vào) và ngõ ra (tín hiệu ra của mạch)? Từ đó vẽ sơ đồ chân tín hiệu. 3.Viết RTL code bằng ngôn ngữ Verilog mô tả mạch bên theo các cách sau: 1.Chỉ dùng hàm assign 2.Chỉ dùng hàm always@ 1.Với If 2.Với Case 3.Dùng kết hợp assign và always 4.Đưa ra phương án kiểm tra trên KIT DE

    pdf12p phi_thien_dao 30-05-2013 508 65   Download

  • Sơ đồ khối, sơ đồ chân. Thiết kế mức cổng logic. Viết RTL (Register Transfer Level) code FPGA Class 3 Tổng hợp và kiểm tra lỗi. Mô phỏng thiết kế. Gán chân tín hiệu và biên dịch file nạp. Chạy kiểm tra chức năng trên FPGA

    pdf19p phi_thien_dao 30-05-2013 333 66   Download

  • Mạch tổ hợp chỉ bao gồm các cổng logic. Giá trị ngõ ra của một mạch tổ hợp chỉ phụ thuộc vào giá trị ngõ vào hiện tại, không phụ thuộc vào giá trị ngõ vào hay ngõ ra trước đó. Chúng ta phải luôn chú ý đến hai điển quan trọng trong mạch tổ hợp là: Không có các phần tử “nhớ” lưu giá trị trước đó của ngõ ra. Không có hồi tiếp (feedback).

    pdf15p phi_thien_dao 30-05-2013 283 50   Download

  • Vì hôm trước katsu có thấy bài hỏi của 1 thành viên trong diễn đàn về cách sử dụng Quartus II lại tiện lúc katsu đang học lớp Thiết kế mạch sử dụng Icarus Verilog và Quartus nên katsu viết bài hướng dẫn này. Nếu có gì sai sót thì các bạn chỉ cho. Nội dung của bài viết này chỉ đơn giản giới thiệu về các bước tiến hành lần lượt nhằm tạo 1 mạch điện tử với Quartus sau khi các bạn đã thiết kế được mạch vớ  i ngôn ngữ Verilog và hoàn thành kiểm tra phần code rồi. Thiết bị...

    doc10p kakahungkakahung 06-09-2012 745 116   Download

  • Một danh nhân đã nói: “Học phải đi đôi với hành” câu nói ấy tuy vô cùng ngắn gọn nhưng mang tính thực tiễn rất cao. Đặc biệt đối với những ai chọn con đường khoa học kỹ thuật thi câu nói ấy càng thiết thực hơn bao giờ hết. Lịch sử khoa học và hiện tại khoa học đã chứng minh điều đó.

    doc21p jetz19 15-05-2011 281 98   Download

  • Phương pháp lập trình thủ tục hay lập trình cấu trúc thường đi đôi với phương pháp phân tích trên xuống (top-down). Theo phương pháp này, người thiết kế hệ thống chia các chức năng (hàm) chính của hệ thống thành các chức năng nhỏ hơn, đến lượt mình, các chức năng nhỏ này lại được chia tiếp thành các chức năng nhỏ hơn nữa cho đến khi được các khối (hàm) chương trình đủ nhỏ.

    pdf6p cinny05 28-01-2011 220 78   Download

CHỦ ĐỀ BẠN MUỐN TÌM

TOP DOWNLOAD
207 tài liệu
1474 lượt tải
320 tài liệu
1253 lượt tải
ADSENSE

nocache searchPhinxDoc

 

Đồng bộ tài khoản
2=>2