intTypePromotion=1
zunia.vn Tuyển sinh 2024 dành cho Gen-Z zunia.vn zunia.vn
ADSENSE

Bài giảng Thiết kế logic số: Lecture 2.4 - TS. Hoàng Văn Phúc

Chia sẻ: Nhat Nhat | Ngày: | Loại File: PDF | Số trang:22

50
lượt xem
3
download
 
  Download Vui lòng tải xuống để xem tài liệu đầy đủ

Bài giảng Thiết kế logic số: Lecture 2.4 trình bày về "Phát biểu tuần tự". Nội dung cụ thể của chương này gồm có: VHDL statements, sequential statements (Phát biểu tuần tự), lệnh LOOP: 3 kiểu, trắc nghiệm. Mời các bạn cùng tham khảo.

Chủ đề:
Lưu

Nội dung Text: Bài giảng Thiết kế logic số: Lecture 2.4 - TS. Hoàng Văn Phúc

Thiết kế logic số<br /> (VLSI design)<br /> TS. Hoàng Văn Phúc<br /> Bộ môn KT Xung, số, Vi xử lý<br /> 02/2017<br /> https://sites.google.com/site/phucvlsi/teaching<br /> <br /> Nội dung<br /> <br />  Nội dung: Phát biểu tuần tự<br />  Thời lượng: 3 tiết bài giảng<br /> <br /> 2<br /> <br /> VHDL statements<br /> <br /> VHDL<br /> statements<br /> Concurrent<br /> Đồng thời<br /> <br /> Sequential<br /> Tuần tự<br /> 3<br /> <br /> Sequential statements (Phát biểu tuần tự)<br /> KN: Là các phát biểu được thực thi một cách tuần tự<br />  Việc thực thi phụ thuộc vào vị trí xuất hiện của chúng<br /> trong chương trình.<br /> Vị trí:<br /> Trong các khối Processes (Quá trình), Procedures<br /> (chương trình con) and Functions (Hàm)<br /> <br /> Ứng dụng:<br /> Dùng mô tả cho mạch tuần tự<br /> Dùng mô tả mạch tổ hợp (ít dùng)<br /> Dùng cho các cấu trúc mô phỏng, kiểm tra<br /> 4<br /> <br /> Sequential statements<br /> <br /> 1. IF, CASE<br /> <br /> 2. WAIT, ASSERT, REPORT<br /> <br /> 3. LOOP<br /> 4. Sequential Signal Assignment<br /> <br /> 5<br /> <br />
ADSENSE

CÓ THỂ BẠN MUỐN DOWNLOAD

 

Đồng bộ tài khoản
2=>2