intTypePromotion=1
zunia.vn Tuyển sinh 2024 dành cho Gen-Z zunia.vn zunia.vn
ADSENSE

Bài giảng Thiết kế logic số (VLSI Design): Chương IV/4.2

Chia sẻ: Trần Văn Thắng | Ngày: | Loại File: PPTX | Số trang:23

101
lượt xem
10
download
 
  Download Vui lòng tải xuống để xem tài liệu đầy đủ

Bài giảng Thiết kế logic số (VLSI Design) - Chương IV: Thiết kế mạch số trên FPGS trình bày phần 4.2, giới thiệu với người học các nội dung về interconnect, dedicated multiplier, dedicated block RAMDCM,...Đây là tài liệu tham khảo hữu ích cho bạn đọc nghiên cứu và học tập chuyên ngành Điện - Điện tử.

Chủ đề:
Lưu

Nội dung Text: Bài giảng Thiết kế logic số (VLSI Design): Chương IV/4.2

  1. Thiết kế logic số  (VLSI design) Bộ môn KT Xung, số, VXL quangkien82@gmail.com https://sites.google.com/site/bmvixuly/thiet­ke­logic­so 08/2012
  2. Mục đích & nội dung • Mục đích • Kiến trúc tổng quan và Kiến trúc Xilinx FPGA • Quy trình thiết kế trên FPGA Xilinx ISE • Nội dung • IOBuffer • Interconnect • Dedicated Multiplier • Dedicated block RAM • DCM • Quy trình thiết kế trên FPGA • Ví dụ khối cộng • Ví dụ khối chia tần Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com 2/16
  3. Carry chain Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com 3/16
  4. Carry chain Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com 4/16
  5. Arithmetic chain Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com 5/16
  6. IOB Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com 6/16
  7. IOB­Delay Block Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com 7/16
  8. IOB­Delay Block Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com 8/16
  9. IOB­DDR Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com 9/16
  10. Interconnect­Switch matrix Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com 10/16
  11. Interconnect­lines Long lines Hex lines Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com 11/16
  12. Interconnect­lines Double lines Direct lines Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com 12/16
  13. Block RAM Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com 13/16
  14. Distributed RAM Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com 14/16
  15. Distributed RAM Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com 15/16
  16. Multiplier •Cấu hình 16K x 1 không có bit kiểm tra chẵn lẻ •Cấu hinhg 8K x2 không có bit kiểm tra chẵn lẻ •Cấu hình 4K x 4 không có bít kiểm tra chẵn lẻ •Cấu hình 2K x (8+1), có 1 bit kiểm tra chẵn lẻ •Cấu hình 1K x (16+2) với hai bit kiểm tra chẵn lẻ •Cấu hình 512 x (32+4) với 4 bit kiểm tra chẵn lẻ. Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com 16/16
  17. Multiplier Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com 17/16
  18. Multiplier Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com 18/16
  19. Multiplier Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com 19/16
  20. Trắc nghiệm Câu 1: Vai trò của Block RAM trong FPGA: A. Sử dụng trong các thiết kế đòi hỏi dung lượng khối nhớ lớn B. Sử dụng như các khối đệm cho quá trình cộng nhân thường gặp trong các  bài toán DSP C. Sử dụng trong các thiết kế đòi hỏi sự linh động trong cấu trúc của khối  RAM D. Sử dụng trong các khối nhớ đòi hỏi tốc độ làm việc với tốc độ cao Chương IV: Thiết kế mạch số trên FPGA                     quangkien82@gmail.com
ADSENSE

CÓ THỂ BẠN MUỐN DOWNLOAD

 

Đồng bộ tài khoản
2=>2